реклама на сайте
подробности

 
 
3 страниц V  < 1 2 3 >  
Reply to this topicStart new topic
> Stratix V
DmitryR
сообщение Apr 21 2010, 05:44
Сообщение #16


Профессионал
*****

Группа: Свой
Сообщений: 1 535
Регистрация: 20-02-05
Из: Siegen
Пользователь №: 2 770



Цитата(dvladim @ Apr 20 2010, 22:08) *
Во-первых: они сделали fractional PLL. Интересно насколько это востребованно?

Иногда в ЦОС это бывает удобно, например когда входной пакет размером 3786 бит распаковывается фиксированно в 2118 бит. И имеея fPLL можно весь datapath сделать без data valid.

Цитата(dvladim @ Apr 20 2010, 22:08) *
И в третьих: DSP блоки и блоки памяти стоят рядом друг с другом. Это действительно эффективно или так, шаг наугад?

Это позволяет ускорить мелкие петли, когда между DSP и памятью мало обрабатывающей логики.
Go to the top of the page
 
+Quote Post
CaPpuCcino
сообщение Apr 21 2010, 06:42
Сообщение #17


тоже уже Гуру
******

Группа: Свой
Сообщений: 2 047
Регистрация: 13-06-05
Из: Кёлн - Санкт-Петербург
Пользователь №: 5 973



28-нм. что-то мне подсказывает, что переходить на него будут долго.


--------------------
И снова на арене цирка - дрессированные клоуны!! Оказываем консультации по электронике за симпу круглосуточно.
Go to the top of the page
 
+Quote Post
VladimirB
сообщение Apr 21 2010, 07:02
Сообщение #18


Знающий
****

Группа: Свой
Сообщений: 614
Регистрация: 12-06-09
Из: рядом с Москвой
Пользователь №: 50 219



Цитата(CaPpuCcino @ Apr 21 2010, 10:57) *
28-нм. что-то мне подсказывает, что переходить на него будут долго.

У Xilinx переход на 40nm занял 1год.
Virtex6 год назад анонсировали, и они уже свободно продаются.
(мы месяц назад уже заказали пару-тройку X6VLX240 в промышленном температурном диапазоне).
Go to the top of the page
 
+Quote Post
Builder
сообщение Apr 21 2010, 07:48
Сообщение #19


iBuilder©
****

Группа: Свой
Сообщений: 519
Регистрация: 14-07-04
Из: Минск
Пользователь №: 322



Цитата(VladimirB @ Apr 21 2010, 10:17) *
У Xilinx переход на 40nm занял 1год.
Virtex6 год назад анонсировали, и они уже свободно продаются.
(мы месяц назад уже заказали пару-тройку X6VLX240 в промышленном температурном диапазоне).
Тут ещё много будет зависить от успехов TSMC's, на заводах которого Альтера делает чипы.
Если у них будут проблемы - будут задержки и у альтеры, не будет проблем - и альтера всё шустро выпустит в серию.
Go to the top of the page
 
+Quote Post
CaPpuCcino
сообщение Apr 21 2010, 09:33
Сообщение #20


тоже уже Гуру
******

Группа: Свой
Сообщений: 2 047
Регистрация: 13-06-05
Из: Кёлн - Санкт-Петербург
Пользователь №: 5 973



Цитата(Builder @ Apr 21 2010, 12:03) *
Тут ещё много будет зависить от успехов TSMC's, на заводах которого Альтера делает чипы.
вот-вот. здесь-то как раз "собака и порылась". TSMC долго динамил nVidia с переходом на 40 с архитектурой Fermi (кажись ATI тоже с ними влипли). Сейчас GPU наконец-то запустили(с задержкой на полтора года кажись), а вот Tesla на Fermi обещают только в 3 квартале(там частота на FP в 2 раза выше). Значит что-то неладное. Да и то что выпустили жрёт немерено(наверное где-то течь).


--------------------
И снова на арене цирка - дрессированные клоуны!! Оказываем консультации по электронике за симпу круглосуточно.
Go to the top of the page
 
+Quote Post
dvladim
сообщение Apr 21 2010, 18:05
Сообщение #21


Знающий
****

Группа: Свой
Сообщений: 654
Регистрация: 24-01-07
Из: Воронеж
Пользователь №: 24 737



Цитата(VladimirB @ Apr 21 2010, 01:03) *
Помню когда присматривались к 3-м стратиксам - эти 144К блоки как кость в горле стояли - толком в задачах ЦОС не поиспользуешь и половина памяти на кристалле пропадает.

А из-за чего не использовались-то? Длинна излишняя или ширина нужна другая? И как лучше: иметь блоки по 18к или вдвое больше по 9к?

Цитата
Иногда в ЦОС это бывает удобно, например когда входной пакет размером 3786 бит распаковывается фиксированно в 2118 бит. И имеея fPLL можно весь datapath сделать без data valid.

А джиттер мешать не будет? Если делать без data valid, то клоки должны совпадать и по частоте и по фазе, а иначе придется делать с FIFO.

Цитата
Это позволяет ускорить мелкие петли, когда между DSP и памятью мало обрабатывающей логики.

А такое часто встречается? Просто все схемы до этого были построены по другому: память и DSP были разделены логикой.

И, кстати, какой смысл в такой разрядности памяти (4k*5, 2k*10)? Зачем еще бит добавили?
Go to the top of the page
 
+Quote Post
des00
сообщение Apr 22 2010, 01:42
Сообщение #22


Вечный ламер
******

Группа: Модераторы
Сообщений: 7 248
Регистрация: 18-03-05
Из: Томск
Пользователь №: 3 453



Цитата(dvladim @ Apr 21 2010, 12:20) *
А такое часто встречается? Просто все схемы до этого были построены по другому: память и DSP были разделены логикой.

мультирэйт фильры, фильтры на МАС ячейках при разной симольной/тактовой. Это еще в виртексе втором было, если мне память не изменяет.


--------------------
Go to the top of the page
 
+Quote Post
DmitryR
сообщение Apr 22 2010, 05:46
Сообщение #23


Профессионал
*****

Группа: Свой
Сообщений: 1 535
Регистрация: 20-02-05
Из: Siegen
Пользователь №: 2 770



Цитата(dvladim @ Apr 21 2010, 22:20) *
А джиттер мешать не будет?

В цифровой схеме джиттер не мешает. У Xilinx на CLKFX DCM джиттер бывает в многие сотни пикосекунд например.

Цитата(dvladim @ Apr 21 2010, 22:20) *
Если делать без data valid, то клоки должны совпадать и по частоте и по фазе, а иначе придется делать с FIFO.

FIFO делать придется, а data valid - нет.

Цитата(dvladim @ Apr 21 2010, 22:20) *
А такое часто встречается? Просто все схемы до этого были построены по другому: память и DSP были разделены логикой.

Это без разницы: логику можно в петле переместить при желании куда угодно, и софт современный даже делает это отчасти автоматически. Почитайте например как register retiming работает.

Цитата(dvladim @ Apr 21 2010, 22:20) *
И, кстати, какой смысл в такой разрядности памяти (4k*5, 2k*10)? Зачем еще бит добавили?

Лучше ложится ECC коротких слов.
Go to the top of the page
 
+Quote Post
dvladim
сообщение Apr 22 2010, 18:10
Сообщение #24


Знающий
****

Группа: Свой
Сообщений: 654
Регистрация: 24-01-07
Из: Воронеж
Пользователь №: 24 737



Цитата(DmitryR @ Apr 22 2010, 10:01) *
FIFO делать придется, а data valid - нет.

Не обойдетесь. Выход fifo_empty фактически и есть data valid.

Цитата(DmitryR @ Apr 22 2010, 10:01) *
Это без разницы: логику можно в петле переместить при желании куда угодно, и софт современный даже делает это отчасти автоматически. Почитайте например как register retiming работает.

register retiming попроще чем блоки памяти туда сюда таскать.

Цитата(DmitryR @ Apr 22 2010, 10:01) *
Лучше ложится ECC коротких слов.

Скорее уж для четности. Для ECC нужно 8 бит на 64-х битное слово и чем меньше слово, тем больше избыточность.
Go to the top of the page
 
+Quote Post
DmitryR
сообщение Apr 23 2010, 07:26
Сообщение #25


Профессионал
*****

Группа: Свой
Сообщений: 1 535
Регистрация: 20-02-05
Из: Siegen
Пользователь №: 2 770



Цитата(dvladim @ Apr 22 2010, 22:25) *
register retiming попроще чем блоки памяти туда сюда таскать.

Память представляет с точки зрения RTL из себя много регистров с широким мультиплексором, так что это все равно.

Цитата(dvladim @ Apr 22 2010, 22:25) *
Скорее уж для четности. Для ECC нужно 8 бит на 64-х битное слово и чем меньше слово, тем больше избыточность.

Четность как раз всегда занимает 1 бит.
Go to the top of the page
 
+Quote Post
des00
сообщение Apr 23 2010, 11:16
Сообщение #26


Вечный ламер
******

Группа: Модераторы
Сообщений: 7 248
Регистрация: 18-03-05
Из: Томск
Пользователь №: 3 453



Цитата(Builder @ Apr 21 2010, 02:03) *
Тут ещё много будет зависить от успехов TSMC's, на заводах которого Альтера делает чипы.
Если у них будут проблемы - будут задержки и у альтеры, не будет проблем - и альтера всё шустро выпустит в серию.

а может быть ну его TSMC ?
Цитата
Партнером AMD по выпуску графических процессоров нового поколения будет GlobalFoundries, а не тайваньские контрактные производители, утверждает источник. Предполагается, что смена производителя произойдет при переходе на новые технологические нормы. Как известно, сейчас чипы для графических процессоров AMD по 40-нанометровой технологии производит TSMC. Следующим шагом для отрасли станет использование норм 28 нм. Ожидается, что к моменту, когда необходимо будет начать выпуск новых графических процессоров, GlobalFoundries освоит производство по технологии HKMG с соблюдением норм 28 нм. Об этом недвусмысленно заявил глава AMD, Дирк Мейер (Dirk Meyer). Общаясь с аналитиками по случаю публикации результатов очередного квартала, он сказал: «Первое пересечение GPU AMD и GlobalFoundries состоится на 28 нм». Когда именно состоится это пересечение, пока сказано не было

не сошелся же свет клином на нем %)


--------------------
Go to the top of the page
 
+Quote Post
Builder
сообщение Apr 23 2010, 11:49
Сообщение #27


iBuilder©
****

Группа: Свой
Сообщений: 519
Регистрация: 14-07-04
Из: Минск
Пользователь №: 322



Цитата(des00 @ Apr 23 2010, 14:31) *
а может быть ну его TSMC ?
не сошелся же свет клином на нем %)
Ну, я так думаю что если TSMC ещё облажается, то да, побегут от неё, кому нужны изделия на острие технологии.
Go to the top of the page
 
+Quote Post
x736C
сообщение Apr 27 2010, 22:09
Сообщение #28


Профессионал
*****

Группа: Участник
Сообщений: 1 273
Регистрация: 3-03-06
Пользователь №: 14 942



Цитата(des00 @ Apr 20 2010, 12:58) *
600 МГц для ДСП блоков %)

неа, для полноценного модема надо где то под 500 умножителей (250 в приемнике и столько же в передатчике %)) и это если зажиматься, а вот если развернуться и сделать FSE-DFE 32/4 да еще и для полосы в 112/224 МГц.......

Наивный вопрос возник. Можно ли использовать вывод lvds в качестве сигма-дельта однобитного ЦАП? Не полнейший ли это треш? Мегагерц так на 600-700 DDS

Сообщение отредактировал x736C - Apr 27 2010, 22:44
Go to the top of the page
 
+Quote Post
x736C
сообщение Apr 27 2010, 23:57
Сообщение #29


Профессионал
*****

Группа: Участник
Сообщений: 1 273
Регистрация: 3-03-06
Пользователь №: 14 942



Видимо, это слабо соотносится с реальностью.
Тем не менее нашел один документ.
IEEE: Taking advantage of LVDS input buffers to implement sigma-delta A/D converters in FPGAs
Go to the top of the page
 
+Quote Post
Kuzmi4
сообщение Apr 28 2010, 07:12
Сообщение #30


Гуру
******

Группа: Свой
Сообщений: 3 304
Регистрация: 13-02-07
Из: 55°55′5″ 37°52′16″
Пользователь №: 25 329



2 x736C
А выложить эту статью где нибудь можно ??
Go to the top of the page
 
+Quote Post

3 страниц V  < 1 2 3 >
Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 13th July 2025 - 12:11
Рейтинг@Mail.ru


Страница сгенерированна за 0.01462 секунд с 7
ELECTRONIX ©2004-2016