|
|
  |
Ethernet+TCP/IP, Самое дешевое решение |
|
|
|
May 11 2010, 14:14
|
Участник

Группа: Участник
Сообщений: 27
Регистрация: 11-05-10
Пользователь №: 57 193

|
Простите чайника, но возникло несколько вопросов по схеме ( http://electronix.ru/forum/index.php?act=a...st&id=30457 ): 1) МК запитан от 5В для максимальной производительности МК (20 МГц)? 2) Буфер нужен для экономии выводов МК? (PHY по даташиту "дружит" с TTL уровнями)
|
|
|
|
|
May 11 2010, 15:16
|

Гуру
     
Группа: Свой
Сообщений: 13 372
Регистрация: 27-11-04
Из: Riga, Latvia
Пользователь №: 1 244

|
Цитата(defunct @ Jan 26 2010, 19:18)  а лежит себе библиотечкой в ROM'е! Кто еще сделал нечто подобное? В гробу я видел эту "библиотечку", это я уже не голословно говорю, а как уже копающий LM3S6965 говорю. Такого дерьма в исходниках я еще у производителей не видел. Нафига все это еще и в ROM иметь, вообще непонятно. При этом сама перифeрия сделана очень запутанно и документированна скромно - действительно разбираться тяжеловато  . Я например, сейчас портируя FreeRTOS не помню уж сколько лет не пользовался, но тут воспользовался отладчиком - при инициализации удалось легко и непринужденно отрубить JTAG пока иcпользуемый для загрузки. Искал где. Оказалось, что он на правах обычных PIN, чуть что и капут. Кстати, документированной процедуры восстановления JTAG пока не нашел. Цитата Работа с периферией сводится к - ROM_EthernetEnable(). :o Это просто бомба! Atmel, MicroChip и NXP нервно курят в сторонке. Не курят, тот-же MAC у Luminary максимально дубов и медлителен и это никакими ROM_Ethernet*() не исправишь, а только еще угробишь. В общем чипы нижней грани функциональных возможностей. Но и такие нужны, если нужен пусть не быстрый, но Ethernet.
--------------------
Feci, quod potui, faciant meliora potentes
|
|
|
|
|
May 11 2010, 15:20
|

Йа моск ;)
     
Группа: Модераторы
Сообщений: 4 345
Регистрация: 7-07-05
Из: Kharkiv-city
Пользователь №: 6 610

|
Цитата 1) МК запитан от 5В для максимальной производительности МК (20 МГц)? Да. Цитата 2) Буфер нужен для экономии выводов МК? (PHY по даташиту "дружит" с TTL уровнями) И не только. С точки зрения даташита там может быть очень малое время удержания валидных данных относительно фронта синхросигнала. Для расширения этого времени и предназначен буфер. Ну и кроме того, некоторое согласование уровней все же присутствует.
--------------------
"Практика выше (теоретического) познания, ибо она имеет не только достоинство всеобщности, но и непосредственной действительности." - В.И. Ленин
|
|
|
|
|
May 15 2010, 12:05
|
Профессионал
    
Группа: Свой
Сообщений: 1 266
Регистрация: 22-04-05
Из: Киев
Пользователь №: 4 387

|
Цитата Кстати, документированной процедуры восстановления JTAG пока не нашел. Посмотрите весточку от АДИКМ-а http://caxapa.ru/193604.html
--------------------
aka Vit
|
|
|
|
|
May 17 2010, 03:35
|

Местный
  
Группа: Свой
Сообщений: 446
Регистрация: 19-09-09
Из: Санкт-Петербург
Пользователь №: 52 460

|
Цитата(Rst7 @ May 15 2010, 14:27)  Страна какая? Если Украина - могу пару плат дать. Страна - Россия. Платы собранные ? Если полностью готовые, то я мог бы купить.
|
|
|
|
|
May 26 2010, 17:52
|
Частый гость
 
Группа: Участник
Сообщений: 180
Регистрация: 5-04-09
Пользователь №: 47 205

|
Цитата(zltigo @ May 15 2010, 16:12)  Ну, дык, каким софтом это понятно - это родной от TI умеет  и даже без J-Link, а размахивая ножками FTDI. Дело в самой процедуре. Но уже хорошо, что нужно минималистичное количество проводов. Спасибо. Это вроде как в эррате описано. Надо зажать процу SRST (системный ресет, а не JTAG-овский) и не отпуская его через JTAG стереть чип обычным образом.
|
|
|
|
|
Jun 8 2010, 11:12
|
Участник

Группа: Участник
Сообщений: 27
Регистрация: 11-05-10
Пользователь №: 57 193

|
у меня очередной вопрос по схеме назрел: 3) диоды V1 и V2 для чего? по логике, они землю (камня физики) поднимают на 0.65 вольт, но зачем?
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|