то есть я попробывал (убил кучу времени) подключать чтобы АРМ был ближе к ТDO и наоборот - нифига не видит
при этом IRPRINT не одни FF, а после FF идет патерн, всеравно пишет, что не может определить длину IR регистра
при этом IR очень даже известен - 2 армовских девайса по 4 бита (ARM, ETM) и одна FPGA (Lattice) 8 бит все FPGA-шные веревки замечательно цепочку видят (как не переставляй порядок микросхем), ну и jlink видит, если FPGA из цепочки убрать, то есть вряд ли проблемы с электричеством (да и осциллографом я смотрел - сигналы хорошие), скорее с логикой работы
я естественно в jlink comander-e пытался config xx,yy перебирать хх с шагом в 4 и 8, уу с шагом в 1 ну и в графических оболочках для всяких IAR/RDI извращался с заданием цепочки
по их форуму segger-овскому - вижу что с такими вопросами посылают тут не нашел
jlink настоящий - желтая коробочка
естественно, в документации своей они пишут что может, даже пример в каком-то документе с Xilinx (IRlen=8) приведен, но ес-но не заработало
---------------------- очень не хочется ставить 2 жтаг разъема....
вопрос - есть ли какие хитрости? удалось ли кому-нибудь отлаживаться с "чужим" устройством в цепочке, как лучше собирать цепочку (что к TDO ближе)?
для работы с GDB - каким образом задается цепочка? чего-то не нашел ни описания в .gdbinit ни графической конфигурации с галками
|