|
|
  |
PLL и DLL, сходства и различия |
|
|
|
Jan 22 2006, 17:48
|
Местный
  
Группа: Свой
Сообщений: 253
Регистрация: 28-08-04
Из: Ленинград
Пользователь №: 562

|
С PLL более менее знаком. Если ничего не путаю, то структурно PLL представляется в виде системы с обратной связью, на входе которой стоит фазочувствительный элемент. Выход берется с генератора, управляемого напряжением (ГУН). Фазовый компаратор (ФК) определяет наличие рассогласования сигналов, при появлении которого ГУНу дается команда подвинуть сигнал влево или вправо. Вроде бы еще в системе фильтры должны быть, но это уже тонкости. Таким образом фаза сигнала двигается ГУНом, а факт рассогласования определяется ФК.
А теперь может ли кто мне примерно в таком же ключе поведать о принципе работы DLL. Слово Loop в названии по всей видимости означает, что это тоже система с ОС. Как происходит распознавание фазового сдвига? И как реально двигается фаза выходного сигнала.
--------------------
Лень - это не врожденное чувство русского человека, а средство борьбы с неуемной, но бестолковой энергией начальника.
|
|
|
|
|
Jan 23 2006, 06:10
|
Гуру
     
Группа: Модераторы
Сообщений: 4 011
Регистрация: 8-09-05
Из: спб
Пользователь №: 8 369

|
Цитата(maksya @ Jan 22 2006, 20:48)  С PLL более менее знаком. Если ничего не путаю, то структурно PLL представляется в виде системы с обратной связью, на входе которой стоит фазочувствительный элемент. Выход берется с генератора, управляемого напряжением (ГУН). Фазовый компаратор (ФК) определяет наличие рассогласования сигналов, при появлении которого ГУНу дается команда подвинуть сигнал влево или вправо. Вроде бы еще в системе фильтры должны быть, но это уже тонкости. Таким образом фаза сигнала двигается ГУНом, а факт рассогласования определяется ФК.
А теперь может ли кто мне примерно в таком же ключе поведать о принципе работы DLL. Слово Loop в названии по всей видимости означает, что это тоже система с ОС. Как происходит распознавание фазового сдвига? И как реально двигается фаза выходного сигнала. Счетчики, схема сравнения и тд. задержки устанавливаются с дискретом. Меньше зависит от аналогового питания. А дальше по документации. Удачи.
--------------------
www.iosifk.narod.ru
|
|
|
|
|
Jan 23 2006, 08:42
|
Участник

Группа: Новичок
Сообщений: 17
Регистрация: 1-08-05
Из: Санкт-Петербург
Пользователь №: 7 256

|
почитайте http://electronix.ru/forum/index.php?showtopic=8884где-то в нэте есть пример на vhdl(даже с рисунками), но если лень искать, то могу скинуть.
Сообщение отредактировал Figaro - Jan 23 2006, 08:56
|
|
|
|
|
Jan 23 2006, 14:11
|
Местный
  
Группа: Свой
Сообщений: 253
Регистрация: 28-08-04
Из: Ленинград
Пользователь №: 562

|
Цитата(Figaro @ Jan 23 2006, 11:42)  По ссылке обсужают DPLL, т.е. цифровой PLL. Меня же интересует DLL (Delay Locked Loop). Цитата(Figaro @ Jan 23 2006, 11:42)  где-то в нэте есть пример на vhdl(даже с рисунками), но если лень искать, то могу скинуть. Примеров никаких не надо. Интерес пока только теоретический. Цель вопроса - создание грамотного "рояля в кустах" в случае возникновения попытки задать соответствующий вопрос на защите диплома. Цитата(iosifk @ Jan 23 2006, 09:10)  Счетчики, схема сравнения и тд. задержки устанавливаются с дискретом. Меньше зависит от аналогового питания. А дальше по документации. Удачи. Изучать документацию сейчас времени нет. Ваш ответ Я понял так - имеется некий набор элементов, с помощью которых формируется итоговая задержка. Количество элементов, видимо, определяется в зависимости от расфазирования сигналов. А способ определения фазового сдвига такой же как и в PLL (некий фазочувствительный элемент)?
--------------------
Лень - это не врожденное чувство русского человека, а средство борьбы с неуемной, но бестолковой энергией начальника.
|
|
|
|
|
Jan 25 2006, 08:52
|
Участник

Группа: Новичок
Сообщений: 17
Регистрация: 1-08-05
Из: Санкт-Петербург
Пользователь №: 7 256

|
Цитата(maksya @ Jan 23 2006, 17:11)  По ссылке обсужают DPLL, т.е. цифровой PLL. Меня же интересует DLL (Delay Locked Loop). пардон Цитата(maksya @ Jan 23 2006, 17:11)  А способ определения фазового сдвига такой же как и в PLL (некий фазочувствительный элемент)? Вот это я незнаю.
|
|
|
|
|
Jan 26 2006, 01:17
|
Участник

Группа: Новичок
Сообщений: 46
Регистрация: 10-01-06
Из: Kiev
Пользователь №: 12 990

|
Цитата(khach @ Jan 25 2006, 13:03)  Кольцевой генератор (ring oscillator) на логических элементах с регулируемым напряжением питания. Регулятор внутренний. Задержка элемента зависит от напряжения питания. Дайте пожалуйста, если не трудно, более подробное описание и примеры применения или отошлите.. что за элементы с регулируемой задержкой напряжением питания? И где оно применяется?
|
|
|
|
|
Jan 27 2006, 12:06
|

МедвеД Инженер I
   
Группа: Свой
Сообщений: 816
Регистрация: 21-10-04
Пользователь №: 951

|
Цитата(Figaro @ Jan 23 2006, 11:42)  почитайте http://electronix.ru/forum/index.php?showtopic=8884где-то в нэте есть пример на vhdl(даже с рисунками), но если лень искать, то могу скинуть. если не трудно поделитесь ссылкой а то я погуглил и нифига не нашёл заранее спасибо
--------------------
Cogito ergo sum
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|