реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Как правильно синтезировать NiosII?
juvf
сообщение Nov 19 2010, 09:39
Сообщение #1


Профессионал
*****

Группа: Свой
Сообщений: 1 261
Регистрация: 14-05-09
Из: Челябинск
Пользователь №: 49 045



Собрал ниос с помощью SOPC-Builder. Компилирую. Получил кучу варнингов
Код
Warning (10037): Verilog HDL or VHDL warning at sdram_0.v(313): conditional expression evaluates to a constant
смотрю sdram_0.v
Код
// Delay za_valid to match registered data.
  always @(posedge clk or negedge reset_n)
    begin
      if (reset_n == 0)
          za_valid <= 0;
      else if (1)
          za_valid <= rd_valid[2];
    end

индуский код. Что за if(1)? Это теперь вручную ползать по коду и исправлять за квартусом или мож где в сопс-билдере галочку поставить "Без индуского кода"?
Go to the top of the page
 
+Quote Post
vadimuzzz
сообщение Nov 19 2010, 12:01
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 2 291
Регистрация: 21-07-05
Пользователь №: 6 988



Цитата(juvf @ Nov 19 2010, 15:39) *
Что за if(1)? Это теперь вручную ползать по коду и исправлять за квартусом или мож где в сопс-билдере галочку поставить "Без индуского кода"?

оставьте как есть. в больших корках всегда так. все равно sopc-билдер на ваши изменения забьет и при пересборке вернет все это барахло. в последних версиях квартуса эти варнинги тупо подавляются.
Go to the top of the page
 
+Quote Post
id_gene
сообщение Nov 22 2010, 08:22
Сообщение #3


carpe manana
***

Группа: Свой
Сообщений: 321
Регистрация: 2-06-05
Пользователь №: 5 659



+1 при пересборке все вернется, можно не обращать внимания (хотя отчеты замусоривает, согласен)

Мне кажется - это остатки перловых (или чем там они систему собирают) заготовок описаний триггеров на все случаи жизни. Вот в вашем примере нет условий защелкивания, поэтому if(1), а при других вариантах контроллера будет какой-то сигнал, и описание станет if (enable).
Go to the top of the page
 
+Quote Post
juvf
сообщение Nov 22 2010, 09:07
Сообщение #4


Профессионал
*****

Группа: Свой
Сообщений: 1 261
Регистрация: 14-05-09
Из: Челябинск
Пользователь №: 49 045



Цитата(id_gene @ Nov 22 2010, 13:22) *
+1 при пересборке все вернется, можно не обращать внимания (хотя отчеты замусоривает, согласен)

Мне кажется - это остатки перловых (или чем там они систему собирают) заготовок описаний триггеров на все случаи жизни. Вот в вашем примере нет условий защелкивания, поэтому if(1), а при других вариантах контроллера будет какой-то сигнал, и описание станет if (enable).

ну не обращять внимания на предупреждения на момент создания проца, можно, но потом все равно буду избовляться от ворнингов. Тем более что процессор один раз в начале собирается, потом врятли будет пересобираться. Негоже проект компилять с несколькими сотнями ворнингов. За каждым ворненгом прячутся баги!
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 12th July 2025 - 15:45
Рейтинг@Mail.ru


Страница сгенерированна за 0.01385 секунд с 7
ELECTRONIX ©2004-2016