|
|
  |
делитель частоты в Xilinx Ise |
|
|
|
Apr 4 2011, 20:02
|
Группа: Новичок
Сообщений: 2
Регистрация: 4-04-11
Пользователь №: 64 127

|
Доброго времени суток! кто-нибудь может подсказать как реализовать в схемном редакторе XILINX делитель частоты с переменным коэффициентом, а именно 2,5,10,50,100 ??? буду безумно рад, если поможете или поделитесь полезными ссылками по данной теме. заранее балгодарю.
|
|
|
|
|
Apr 4 2011, 20:08
|
Знающий
   
Группа: Свой
Сообщений: 614
Регистрация: 12-06-09
Из: рядом с Москвой
Пользователь №: 50 219

|
Цитата(sefire @ Apr 5 2011, 00:02)  Доброго времени суток! кто-нибудь может подсказать как реализовать в схемном редакторе XILINX делитель частоты с переменным коэффициентом, а именно 2,5,10,50,100 ??? буду безумно рад, если поможете или поделитесь полезными ссылками по данной теме. заранее балгодарю. Мой вам совет, откажитесь от схемного редактора и тем более от схемного редактора ISE. Вместо 20 строчек на HDL получите большую, некрасивую и глюкавую (из-за криворукости индусов) схему.
|
|
|
|
|
Apr 4 2011, 20:30
|
Группа: Новичок
Сообщений: 2
Регистрация: 4-04-11
Пользователь №: 64 127

|
Совет безусловно хорош.Честно говоря я был бы рад реализовать это на HDL, да только необходимо в схемном...
|
|
|
|
|
Apr 5 2011, 09:12
|
Участник

Группа: Свой
Сообщений: 74
Регистрация: 29-11-08
Из: санкт-петербург
Пользователь №: 42 061

|
Вам нужен DDS(Direct Digital Synthesizer - http://en.wikipedia.org/wiki/Direct_digital_synthesizer) на вход которого подается фазовый набег на отсчет (соответствующий выбранной выходной частоте). Для выбора коэффициента деления вполне подойдет мультиплексор. Итого: мультиплексор, выбирающий нужный для данного коэффициента деления фазовый набег на отсчет; фазовый аккумулятор, старший бит которого будет выходом поделенной частоты. p.s. не то, чтобы здесь что-то сильно большое, но все равно,- попытайтесь переубедить ваше начальство в целесообразности использования схемного редактора.
|
|
|
|
|
Apr 5 2011, 10:40
|

Lazy
     
Группа: Свой
Сообщений: 2 070
Регистрация: 21-06-04
Из: Ukraine
Пользователь №: 76

|
Цитата(Иван Панченко @ Apr 5 2011, 12:12)  Вам нужен DDS(Direct Digital Synthesizer - http://en.wikipedia.org/wiki/Direct_digital_synthesizer) на вход которого подается фазовый набег на отсчет (соответствующий выбранной выходной частоте). Для выбора коэффициента деления вполне подойдет мультиплексор. Итого: мультиплексор, выбирающий нужный для данного коэффициента деления фазовый набег на отсчет; фазовый аккумулятор, старший бит которого будет выходом поделенной частоты. p.s. не то, чтобы здесь что-то сильно большое, но все равно,- попытайтесь переубедить ваше начальство в целесообразности использования схемного редактора. Зачем DDS? Из пушки по воробьям. Поделить надо всего-лишь. Тем более на целые числа...
--------------------
"Everything should be made as simple as possible, but not simpler." - Albert Einstein
|
|
|
|
|
Apr 6 2011, 19:45
|
Участник

Группа: Участник
Сообщений: 69
Регистрация: 10-01-10
Пользователь №: 54 704

|
Цитата(VladimirB @ Apr 5 2011, 21:22)  ну тогда счётчик со сбросом и компаратор на второй вход которого подавать константу (коэффициент деления) Можно получить большее быстродействие и меньшие ресурсы, если использовать вместо предложенного счетчик считающий вниз и загружаемый константой (на 1 меньше к-та деления) в момент когда счетчик досчитает до 0. Быстродействие повысится за счет использования вместо компаратора с переменной, компаратора с постоянной величиной, который в ПЛИС XILINX делается на выделенных (быстрых) линиях ускоренного переноса (carry chain). И выведения константы (к-та деления) из обратной связи в цепи загрузки счетчика, где задержки не так важны.
Сообщение отредактировал zxcv - Apr 6 2011, 19:48
|
|
|
|
|
Apr 7 2011, 06:40
|
Гуру
     
Группа: Модераторы
Сообщений: 4 011
Регистрация: 8-09-05
Из: спб
Пользователь №: 8 369

|
Цитата(sefire @ Apr 5 2011, 00:02)  Доброго времени суток! кто-нибудь может подсказать как реализовать в схемном редакторе XILINX делитель частоты с переменным коэффициентом, а именно 2,5,10,50,100 ??? буду безумно рад, если поможете или поделитесь полезными ссылками по данной теме. заранее балгодарю. вообще то это делается несложно. загружаемый счетчик до нуля и регистр. При обнулении счетчика произойдет перезагрузка. Ну и так далее... Вместо регистра можно взять константу. счетчик можно взять библиотечный параметрический. Вот собственно и все дела... Удачи! Кстати, если захотите посмотреть, как это сделано на Верилоге (программируемый интервальный таймер), то найдите у меня на сайте в статьях "Краткий Курс HDL"... А все равно он Вам окажется полезным раньше или позднее. Это как один из стандартных строительных блоков. Особенно хорошо сочетается со статическими автоматами, когда разные циклы должны иметь разную длительность...
--------------------
www.iosifk.narod.ru
|
|
|
|
|
Apr 7 2011, 08:58
|
Знающий
   
Группа: Свой
Сообщений: 802
Регистрация: 11-05-07
Из: Томск
Пользователь №: 27 650

|
Цитата(sefire @ Apr 5 2011, 03:02)  Доброго времени суток! кто-нибудь может подсказать как реализовать в схемном редакторе XILINX делитель частоты с переменным коэффициентом, а именно 2,5,10,50,100 ??? буду безумно рад, если поможете или поделитесь полезными ссылками по данной теме. заранее балгодарю. ИМХО чисто студенческая задачка - бессмысленная и беспощадная. Зачем генерить эти частоты? Тактировать внутреннюю логику этими клоками нехорошо - ибо gated clock получается. Только наружу выводить... Если эти поделённые клоки нужны для тактирования внутренней логики, то правильнее формировать стробы CE на загружаемом счётчике (как уже неоднократно вам советовали). А схему всю тактировать одним исходным клоком, используя полученные CE там где нужно тактировать меньшей частотой.
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|