реклама на сайте
подробности

 
 
2 страниц V  < 1 2  
Reply to this topicStart new topic
> CPU design
sleep
сообщение Apr 12 2011, 05:08
Сообщение #16


Частый гость
**

Группа: Свой
Сообщений: 77
Регистрация: 21-09-06
Из: msk
Пользователь №: 20 563



Я не занимаюсь разработкой печатных плат, так что что-то конкретное по Вашему вопросу мне ответить сложно : )
Цитата(mmc @ Apr 12 2011, 04:24) *
слышал что на сайте алалог девайс и тексас инструментс есть прям методика расчета фильтров для скоростных СБИС, но с первого подхода не нашел. Может вы подскажете

Go to the top of the page
 
+Quote Post
mmc
сообщение May 11 2011, 05:45
Сообщение #17


Частый гость
**

Группа: Участник
Сообщений: 84
Регистрация: 29-11-10
Пользователь №: 61 259



появился еще вопрос) нагрузка для выхода КМОП тактового генератора 15пФ(max) или 10 кОм(min). Таки для цифровой СБИС, это значение относится к затвору соответствующего транзистора на входе СБИС?
Go to the top of the page
 
+Quote Post
cdsinit
сообщение May 11 2011, 08:51
Сообщение #18


Участник
*

Группа: Свой
Сообщений: 74
Регистрация: 22-12-08
Из: Москва
Пользователь №: 42 669



Цитата(mmc @ May 11 2011, 09:45) *
появился еще вопрос) нагрузка для выхода КМОП тактового генератора 15пФ(max) или 10 кОм(min). Таки для цифровой СБИС, это значение относится к затвору соответствующего транзистора на входе СБИС?

Емкость входа КМОП-микросхемы определятся емкостью входной ячейки (I/O-Pad) + емкость разводки внутри корпуса.
Внутри I/O-Pad помимо входного инвертора содержится еще схема ESD-защиты, которая также имеет емкость.
Go to the top of the page
 
+Quote Post
mmc
сообщение Jul 15 2011, 01:50
Сообщение #19


Частый гость
**

Группа: Участник
Сообщений: 84
Регистрация: 29-11-10
Пользователь №: 61 259



Цитата(cdsinit @ May 11 2011, 14:51) *
Емкость входа КМОП-микросхемы определятся емкостью входной ячейки (I/O-Pad) + емкость разводки внутри корпуса.
Внутри I/O-Pad помимо входного инвертора содержится еще схема ESD-защиты, которая также имеет емкость.

спасибо за ответ
Go to the top of the page
 
+Quote Post
nand_gates
сообщение May 21 2012, 13:43
Сообщение #20


Частый гость
**

Группа: Участник
Сообщений: 102
Регистрация: 13-09-05
Пользователь №: 8 515



QUOTE (mmc @ Jul 15 2011, 05:50) *
спасибо за ответ


Checkout this one,
Microprocessor Design Using Verilog HDL
by Monte Dalrymple

If you have the right tools, designing a microprocessor shouldnt be complicated. The Verilog hardware description language (HDL) is one such tool. It can enable you to depict, simulate, and synthesise an electronic design, and thus increase your productivity by reducing the overall workload associated with a given project. Monte Dalrymples Microprocessor Design Using Verilog HDL is a practical guide to processor design in the real world. It presents the Verilog HDL in an easily digestible fashion and serves as a thorough introduction about reducing a computer architecture and instruction set to practice. Youre led through the microprocessor design process from start to finish, and essential topics ranging from writing in Verilog to debugging and testing are laid bare. The book details the following, and more: Verilog HDL Review: data types, bit widths/labelling, operations, statements, and design hierarchy; Verilog Coding Style: files vs. modules, indentation, and design organisation; Design Work: instruction set architecture, external bus interface, and machine cycle; Microarchitecture: design spreadsheet and essential worksheets (eg: Operation, Instruction Code, and Next State); Writing in Verilog: choosing encoding, assigning states in a state machine, and files (eg: defines. v, hierarchy.v, machine.v); Debugging, Verification, and Testing: debugging requirements, verification requirements, testing requirements, and the test bench; Post Simulation: enhancements and reduction to practice.


If any one has e-copy of this book please upload it here!

Regards
Go to the top of the page
 
+Quote Post
SamuraY
сообщение Jan 9 2013, 16:49
Сообщение #21


Частый гость
**

Группа: Участник
Сообщений: 93
Регистрация: 5-03-07
Из: Киев
Пользователь №: 25 900



Цитата(grujic @ Apr 3 2011, 03:09) *
Does anyone know of a book dealing with CPU design?
I'm interested in both the instruction set design, as well as standard cell/custom layout implementation.


В дополнение к тем книгам, которые посоветовали выше, рекомендую очень хороший курс:
https://class.coursera.org/comparch-2012-001/class
Лектор - David Wentzlaff - один из разработчиков многоядерного процессора RAW и сооснователь компании Tilera.
Краткое содержание курса:
1. Instruction Set Architecture, Microcode
2. Pipelining Review
3. Cache Review
4. Superscalar
5. VLIW
6. Branch Prediction
7. Advanced Caches
8. Memory Protection
9. Vector Processors and GPUs
10. Multithreading
11. Parallel Programming
12. Small Multiprocessors
13. Multiprocessor Interconnect
14. Large Multiprocessors (Directory Protocol)

Все очень подробно и доступно расписано. Всего 20 видео лекций. Примерно 2 часа каждая.
К сожалению этот курс уже закончился и возможно скоро доступ к нему будет закрыт. Но я выкачал все видео, а также слайды и если понадобиться смогу расшарить (пишите в таком случае на korotkiy.eugene@gmail.com).

Сообщение отредактировал SamuraY - Jan 9 2013, 16:50
Go to the top of the page
 
+Quote Post

2 страниц V  < 1 2
Reply to this topicStart new topic
2 чел. читают эту тему (гостей: 2, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 31st July 2025 - 05:43
Рейтинг@Mail.ru


Страница сгенерированна за 0.01403 секунд с 7
ELECTRONIX ©2004-2016