реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Не могу побороть сообщение Quartus
Fynjisx
сообщение Jun 5 2011, 15:00
Сообщение #1


студент
****

Группа: Свой
Сообщений: 571
Регистрация: 3-07-08
Из: Russia
Пользователь №: 38 712



Использую EP3C5E144C8(CycloneIII). Назначил выводы на конкретные пины, см рис.1
И в конечном итоге Quartus выдает такое сообщение:
Warning: 12 pins must meet Altera requirements for 3.3, 3.0, and 2.5-V interfaces. Refer to the device Application Note 447 (Interfacing Cyclone III Devices with 3.3/3.0/2.5-V LVTTL/LVCMOS I/O Systems).
И никак не мог понять, он или ругается, или просто предупреждает типа "просто имей ввиду"?
Но вот открыл справку по этому предупреждению(рис2), в которой говорится что я не правильно я назначил волтаж.
Вроде в an447 написано, что поддерживает 3,3 вольта.
Разъясните ситуацию
Заранее благодарю...
Эскизы прикрепленных изображений
Прикрепленное изображение
Прикрепленное изображение
 


--------------------
С Уважением...
Go to the top of the page
 
+Quote Post
des00
сообщение Jun 5 2011, 15:16
Сообщение #2


Вечный ламер
******

Группа: Модераторы
Сообщений: 7 248
Регистрация: 18-03-05
Из: Томск
Пользователь №: 3 453



Цитата(Fynjisx @ Jun 5 2011, 10:00) *
И никак не мог понять, он или ругается, или просто предупреждает типа "просто имей ввиду"?

чем отличается warning от error вы знаете, какой тогда может быть логический вывод ? %)


--------------------
Go to the top of the page
 
+Quote Post
Fynjisx
сообщение Jun 6 2011, 03:26
Сообщение #3


студент
****

Группа: Свой
Сообщений: 571
Регистрация: 3-07-08
Из: Russia
Пользователь №: 38 712



Цитата(des00 @ Jun 5 2011, 18:16) *
чем отличается warning от error вы знаете, какой тогда может быть логический вывод ? %)

Это понятно. ТОгда почему он пишет что я не удовлетворил требованиям альтеры?


--------------------
С Уважением...
Go to the top of the page
 
+Quote Post
des00
сообщение Jun 6 2011, 03:45
Сообщение #4


Вечный ламер
******

Группа: Модераторы
Сообщений: 7 248
Регистрация: 18-03-05
Из: Томск
Пользователь №: 3 453



покажите, где в этом сообщении, квартус пишет именно это ?
Цитата(Fynjisx @ Jun 5 2011, 21:26) *
что я не удовлетворил требованиям альтеры?



--------------------
Go to the top of the page
 
+Quote Post
Fynjisx
сообщение Jun 6 2011, 08:46
Сообщение #5


студент
****

Группа: Свой
Сообщений: 571
Регистрация: 3-07-08
Из: Russia
Пользователь №: 38 712



Цитата(des00 @ Jun 6 2011, 06:45) *
покажите, где в этом сообщении, квартус пишет именно это ?

В Cause на рисунке 2


--------------------
С Уважением...
Go to the top of the page
 
+Quote Post
Александр77
сообщение Jun 6 2011, 11:06
Сообщение #6


Знающий
****

Группа: Свой
Сообщений: 608
Регистрация: 10-07-09
Из: Дубна, Московская область
Пользователь №: 51 111



Брал распиновку отсюда И там по ихнему написано что вывод 12 назначен как DCLK. Т.е. вывод для обслуживания конфигурационного ПЗУ
Go to the top of the page
 
+Quote Post
Kuzmi4
сообщение Jun 6 2011, 11:23
Сообщение #7


Гуру
******

Группа: Свой
Сообщений: 3 304
Регистрация: 13-02-07
Из: 55°55′5″ 37°52′16″
Пользователь №: 25 329



2 Fynjisx
не берите дурного в голову и тяжёлого в руки laughing.gif А на счёт "Cause" - альтера понабирала индусов вытуренных из хилых, вот и меет angry.gif
Этот варниниг - обчное дело когда хотите использовать 3В уровни на таких камнях как С3. Прочитайте внимательно апнот, спроектируйте согласно него ПП и спите спокойно wink.gif
Go to the top of the page
 
+Quote Post
xkent
сообщение Jun 15 2011, 12:53
Сообщение #8





Группа: Участник
Сообщений: 11
Регистрация: 16-06-09
Из: СПб
Пользователь №: 50 330



Здравствуйте! Не часто обращаюсь за помощью но видимо настал момент. Пытаюсь в проекте под Quartus 10.1 к ПЛИС EP2AGX190FF35I5 подключить DDR2
MT47H32M16HR. В память DDR от ПЛИС должен идти diff clock: DR_CK_p и DR_CK_n.
Применяю к выходным пинам (DR_CK_p и DR_CK_n) настройки Location – pin_XX и I/O Standart – Differential 1.8-V SSTL ClassI. Причем пин DR_CK_p физически подключен именно к CKp микросхемы DDR2, а пин DR_CK_n к CKn микросхемы.

ПЛИС DR_CK_p (pin_AN24) <---> CKp DDR2
ПЛИС DR_CK_n (pin_AP24) <---> CKn DDR2

Замечу что в “pin planer” пин DR_CK_p соединен с “p” контактом; а DR_CK_n c “n” контактом.

Quartus ерорит:

Error: Can't place differential I/O positive pin DR_CK_n at a differential I/O negative location AP24(PAD_149)

Error: Cannot place node DR_CK_n(n) in location AN24 because location already occupied by node DR_CK_p


Т.е. вопрос в том что квартус не понимает что у меня DR_CK_n это не positive pin.
Подскажите пожалуйста кто знает как это исправить. Большое спасибо..

Если просто удалить DR_CK_n с его назначениями из проекта то все проходит нормально.

Если удалить DR_CK_p, оставив DR_CK_n то:
Error: Can't place differential I/O positive pin DR_CK_n at a differential I/O negative location AP24(PAD_149)
Error: Can't place differential I/O negative pin DR_CK_n(n) at a differential I/O positive location AN24(PAD_151)
Go to the top of the page
 
+Quote Post
Shtirlits
сообщение Jun 15 2011, 13:03
Сообщение #9


Знающий
****

Группа: Свой
Сообщений: 845
Регистрация: 18-10-04
Из: Pereslavl-Zalessky, Russian Federation
Пользователь №: 905



отрицательный сам подключается, так как квартус считает, что у вас одинарный сигнал, а стандарт дифференциальный.

Quartus II handbook 10.0

Chapter 5: I/O Management 5–19
Creating Pin Assignments With the Pin Planner

When you use the Pin Planner to assign a differential I/O standard to a single-ended
top-level pin in your design, it automatically recognizes the negative pin as part of the
differential pin pair assignment and creates the negative pin for you.

Нужно описать пару сигналов в assignment editor.
Go to the top of the page
 
+Quote Post
xkent
сообщение Jun 15 2011, 13:09
Сообщение #10





Группа: Участник
Сообщений: 11
Регистрация: 16-06-09
Из: СПб
Пользователь №: 50 330



Цитата(Shtirlits @ Jun 15 2011, 17:03) *
отрицательный сам подключается.

Quartus II handbook 10.0

Chapter 5: I/O Management 5–19
Creating Pin Assignments With the Pin Planner

When you use the Pin Planner to assign a differential I/O standard to a single-ended
top-level pin in your design, it automatically recognizes the negative pin as part of the
differential pin pair assignment and creates the negative pin for you.



Спасибо огромное! Как всегда rtfm! biggrin.gif
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 18th July 2025 - 20:12
Рейтинг@Mail.ru


Страница сгенерированна за 0.02347 секунд с 7
ELECTRONIX ©2004-2016