реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> С каким максимальным клоком можно сделать проект на V6?
aem
сообщение Jun 23 2011, 16:19
Сообщение #1


Частый гость
**

Группа: Свой
Сообщений: 160
Регистрация: 24-01-05
Из: СПБ
Пользователь №: 2 151



С каким максимальным клоком реально выполнить проект на V6?
Просьба ответить работавшим с этими чипами.
Go to the top of the page
 
+Quote Post
jojo
сообщение Jun 23 2011, 17:52
Сообщение #2


Знающий
****

Группа: Свой
Сообщений: 574
Регистрация: 9-10-04
Из: FPGA-city
Пользователь №: 827



Цитата(aem @ Jun 23 2011, 20:19) *
С каким максимальным клоком реально выполнить проект на V6?
Просьба ответить работавшим с этими чипами.


~590 МГц для путей, проходящих через 1 LUT.
~400 МГц для путей, проходящих через блок памяти.
Go to the top of the page
 
+Quote Post
Kuzmi4
сообщение Jun 23 2011, 17:56
Сообщение #3


Гуру
******

Группа: Свой
Сообщений: 3 304
Регистрация: 13-02-07
Из: 55°55′5″ 37°52′16″
Пользователь №: 25 329



2 jojo
это для скольки приёмников (всмысле на сколько приёмников нагружен выход из BRAM-а)??
Go to the top of the page
 
+Quote Post
jojo
сообщение Jun 23 2011, 18:01
Сообщение #4


Знающий
****

Группа: Свой
Сообщений: 574
Регистрация: 9-10-04
Из: FPGA-city
Пользователь №: 827



Цитата(Kuzmi4 @ Jun 23 2011, 21:56) *
2 jojo
это для скольки приёмников (всмысле на сколько приёмников нагружен выход из BRAM-а)??


У выхода BRAM один приёмник - триггер CLB. Приходится вставлять триггеры, чтобы трассируемость повысить.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 18th June 2025 - 08:17
Рейтинг@Mail.ru


Страница сгенерированна за 0.01361 секунд с 7
ELECTRONIX ©2004-2016