Цитата(DevL @ Nov 5 2011, 00:25)

IMHO сдается что SignalTap работает на частоте FPGA ( без учета всех PLL вариантов )
Ни на какой иной частоте он работать и не может. Другой вопрос, что клок Вы для него можете взять любой из имеющихся внутри проекта. Вы же понимаете, что signaltap это некое IP-ядро, состоящее из кучи памяти и всяческой синхронизирующей логики и плюс к этому механизм для слива накопленных семплов на комп через jtag. Соответственно в памяти хранятся 0-ки и 1-ки, а временные границы переходов между ними определяются дискретностью клока, который Вы выставили перед началом компиляции всего проекта.