|
|
  |
PC configuration for Virtex-5 development |
|
|
|
Jan 29 2008, 10:31
|
Профессионал
    
Группа: Свой
Сообщений: 1 975
Регистрация: 30-12-04
Из: Воронеж
Пользователь №: 1 757

|
Не уверен, что вопрос для этого раздела... Делается дизайн на базе Virtex-5 XC5VLX330, XC5VLX330T. Для этого покупается комп. Нужно определиться с конфигурацией. Может кто-то порекомендовать конкретную модель MB (желательно, на основе личного опыта), не очень трудно доставабельную, отностительно беспроблемную и способную поддерживать 16Г памяти (судя по http://www.xilinx.com/ise/products/memory.htm#v5lx, пиковое потребление около 10Г). Купить MB, способную нести на себе 8Г не проблема, но 8Г мало.
|
|
|
|
|
Jan 29 2008, 15:14
|
Профессионал
    
Группа: Свой
Сообщений: 1 535
Регистрация: 20-02-05
Из: Siegen
Пользователь №: 2 770

|
Во-первых, 10 гигов - это пик, на 8 гигах будет идти нормально с учетом наличия виртуальной памяти.
Но во-вторых: у вас что, весь этот проект будет один человек делать? Думаю, нет. Так вот, купите каждому инженеру по 4 гига памяти, и пусть делает свой кусок по Modular Flow, а потом просто соберете. В любом случае, пересинтезировать под эти чипы проект целиком, даже с учетом SmartGuide/Partition - тяжело будет на любой машине. А можно поставить один сервак на четырехядерном проце, и все пусть терминалами бездисковыми туда ходят, но это уже детали, главное - проект надо декомпозировать.
|
|
|
|
|
Jan 30 2008, 06:11
|
Профессионал
    
Группа: Свой
Сообщений: 1 975
Регистрация: 30-12-04
Из: Воронеж
Пользователь №: 1 757

|
Цитата(DmitryR @ Jan 29 2008, 18:14)  Во-первых, 10 гигов - это пик, на 8 гигах будет идти нормально с учетом наличия виртуальной памяти. Поскольку проект состоит из нескольких FPGA, есть идея попробовать запускать разводку двух микросхем одновременно. Цитата Но во-вторых: у вас что, весь этот проект будет один человек делать? Думаю, нет. Так вот, купите каждому инженеру по 4 гига памяти, и пусть делает свой кусок по Modular Flow, а потом просто соберете. В любом случае, пересинтезировать под эти чипы проект целиком, даже с учетом SmartGuide/Partition - тяжело будет на любой машине. А можно поставить один сервак на четырехядерном проце, и все пусть терминалами бездисковыми туда ходят, но это уже детали, главное - проект надо декомпозировать. Это понятно. Спасибо.
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|