реклама на сайте
подробности

 
 
2 страниц V   1 2 >  
Reply to this topicStart new topic
> раэводка BGA780
sifadin
сообщение Jul 13 2011, 06:47
Сообщение #1


Местный
***

Группа: Свой
Сообщений: 443
Регистрация: 11-02-09
Пользователь №: 44 698



Пытаюсь развести BGA c шагом 1мм в четырех слоях
Надо вывести сигналы из восьми рядов
Реально ли это сделать не используя межслойных замурованных переходных отверстий?
Если да то как
Толщина проводника 0.12мм перех отверстия - 0.4мм
Go to the top of the page
 
+Quote Post
f0GgY
сообщение Jul 13 2011, 06:49
Сообщение #2


Знающий
****

Группа: Свой
Сообщений: 602
Регистрация: 6-12-06
Из: Минск
Пользователь №: 23 207



переходное от 0.2х0.45, до .25х0.55
между виа водить во внутренних слоях, по необходимости, по два проводника в канале, 0.1 ширина, 0.1 зазор, зазор - лучше больше.


--------------------
нет ничего твоего, кроме нескольких кубических сантиметров в черепе... © Оруэлл.
Go to the top of the page
 
+Quote Post
sifadin
сообщение Jul 13 2011, 07:05
Сообщение #3


Местный
***

Группа: Свой
Сообщений: 443
Регистрация: 11-02-09
Пользователь №: 44 698



А via совмещать с КП BGA нормально?
Go to the top of the page
 
+Quote Post
f0GgY
сообщение Jul 13 2011, 07:08
Сообщение #4


Знающий
****

Группа: Свой
Сообщений: 602
Регистрация: 6-12-06
Из: Минск
Пользователь №: 23 207



зачем совмещать? у вас сетка кп 1мм, и сетка виа тож 1мм. Не надо делать виа в кп бга, для 1мм это совершенно лишнее.


--------------------
нет ничего твоего, кроме нескольких кубических сантиметров в черепе... © Оруэлл.
Go to the top of the page
 
+Quote Post
sifadin
сообщение Jul 13 2011, 07:14
Сообщение #5


Местный
***

Группа: Свой
Сообщений: 443
Регистрация: 11-02-09
Пользователь №: 44 698



Ладно попытаюсь, спасибо
Go to the top of the page
 
+Quote Post
f0GgY
сообщение Jul 13 2011, 07:17
Сообщение #6


Знающий
****

Группа: Свой
Сообщений: 602
Регистрация: 6-12-06
Из: Минск
Пользователь №: 23 207



к примеру выглядит это так...
Эскизы прикрепленных изображений
Прикрепленное изображение
 


--------------------
нет ничего твоего, кроме нескольких кубических сантиметров в черепе... © Оруэлл.
Go to the top of the page
 
+Quote Post
Uree
сообщение Jul 13 2011, 07:19
Сообщение #7


Знающий
******

Группа: Свой
Сообщений: 5 223
Регистрация: 25-04-05
Из: Z. Gora
Пользователь №: 4 480



Если считать "в лоб", то 8 рядов только сигнальных пинов на двух слоях(для 4-х слойной платы, если я правильно понял) даже при норме 0.1/0.1мм не выводятся. Но на самом деле есть доп. каналы вывода по центральным осям корпуса и по его диагоналям. Так что можно, но нужно внимательно смотреть на конкретный пинаут.
Если речь о 4-х сигнальных слоях, то на них и бОльшие корпуса выводятся без проблем и особых ухищрений.

ЗЫ f0GgY, картинки с переходными тут мало, главное придумать как собственно трассы из-под корпуса выводить. Небольшой примерчик в доке показан. Где-то есть дока от той же Xilinx с вариантами трассировки для нескольких типов BGA.

[attachment=58652:UG_pages_487_492.pdf]
Go to the top of the page
 
+Quote Post
f0GgY
сообщение Jul 13 2011, 07:24
Сообщение #8


Знающий
****

Группа: Свой
Сообщений: 602
Регистрация: 6-12-06
Из: Минск
Пользователь №: 23 207



мм, пардон, не обратил внимания про условие в 4 слоя.

4 слоя это вся борда?

upd
Uree, я картинку привёл для вопроса о размещения виа не в кп бга sm.gif, а как выводить непосредственно проводники, тут да, ваш документ полезнее sm.gif


--------------------
нет ничего твоего, кроме нескольких кубических сантиметров в черепе... © Оруэлл.
Go to the top of the page
 
+Quote Post
Ant_m
сообщение Jul 13 2011, 07:24
Сообщение #9


Знающий
****

Группа: Свой
Сообщений: 756
Регистрация: 14-08-07
Из: Москва
Пользователь №: 29 765



А сколько ног задействовано? Корпус сплошной, без дыр?
Если ног много, ИМХО, без правильного расположения(сигналов) - может не получиться. Или придется залазить на слои питания.
Go to the top of the page
 
+Quote Post
sifadin
сообщение Jul 13 2011, 07:31
Сообщение #10


Местный
***

Группа: Свой
Сообщений: 443
Регистрация: 11-02-09
Пользователь №: 44 698



4 сигнальных слоя дыр нет задействовано 96% ног в той части где я бьюсь свободных ног практически нет
Go to the top of the page
 
+Quote Post
Ant_m
сообщение Jul 13 2011, 07:36
Сообщение #11


Знающий
****

Группа: Свой
Сообщений: 756
Регистрация: 14-08-07
Из: Москва
Пользователь №: 29 765



Не мучайтесь. 6 или 8 слоев. Даже если сигналы разведете в 4-х слоях, что с питанием делать будете??
Пардон, не заметил сигнальных. Тогда надо больше конкретики, чтобы сказать - да. В общем пробовать.
Go to the top of the page
 
+Quote Post
f0GgY
сообщение Jul 13 2011, 07:40
Сообщение #12


Знающий
****

Группа: Свой
Сообщений: 602
Регистрация: 6-12-06
Из: Минск
Пользователь №: 23 207



Ant_m, так если 4 слоя сигнальных, следовательно есть слои и на плейны питания. В чём проблема центр ядра закинуть на один из них.

если 4 слоя сигнальных, то как минимум весь стек 6 слоёв?


--------------------
нет ничего твоего, кроме нескольких кубических сантиметров в черепе... © Оруэлл.
Go to the top of the page
 
+Quote Post
sifadin
сообщение Jul 13 2011, 07:43
Сообщение #13


Местный
***

Группа: Свой
Сообщений: 443
Регистрация: 11-02-09
Пользователь №: 44 698



Общее колво слоев 12

Верхний и нижний тоже сигнальные но я не хочу их задействовать из-за соображений ЭМ совместимости
Go to the top of the page
 
+Quote Post
Ant_m
сообщение Jul 13 2011, 07:50
Сообщение #14


Знающий
****

Группа: Свой
Сообщений: 756
Регистрация: 14-08-07
Из: Москва
Пользователь №: 29 765



Цитата(sifadin @ Jul 13 2011, 11:43) *
Верхний и нижний тоже сигнальные но я не хочу их задействовать из-за соображений ЭМ совместимости

Зря. Верхний слой очень полезный, сразу 2 шарика можно вытащить наружу. И если сигналы далеко от BGA не отводить, а уходить опять во внутренние слои, то ЭМС не пострадает.
Go to the top of the page
 
+Quote Post
sifadin
сообщение Jul 13 2011, 07:54
Сообщение #15


Местный
***

Группа: Свой
Сообщений: 443
Регистрация: 11-02-09
Пользователь №: 44 698



Ну да самый передний ряд в слое топ, однако потом все равно убрать его на внутренние слои
Go to the top of the page
 
+Quote Post
Ant_m
сообщение Jul 13 2011, 08:06
Сообщение #16


Знающий
****

Группа: Свой
Сообщений: 756
Регистрация: 14-08-07
Из: Москва
Пользователь №: 29 765



Посмотрел-вспомнил свой проектик...
BGA784, заполнение ~70%. 5 сигнальных слоев, включая top и bottom. Top и bottom почти пустые - используются только для низкосокоростных сигналов (i2c и светодиоды и пр чушь). Но в некоторых местах было узковато. И еще - у всех via неиспользуемые конт. площадки удалены, это серьезно добавляет место для трассировки.
Go to the top of the page
 
+Quote Post
sifadin
сообщение Jul 13 2011, 08:17
Сообщение #17


Местный
***

Группа: Свой
Сообщений: 443
Регистрация: 11-02-09
Пользователь №: 44 698



Цитата(Ant_m @ Jul 13 2011, 12:06) *
Посмотрел-вспомнил свой проектик...
BGA784, заполнение ~70%. 5 сигнальных слоев, включая top и bottom. Top и bottom почти пустые - используются только для низкосокоростных сигналов (i2c и светодиоды и пр чушь). Но в некоторых местах было узковато. И еще - у всех via неиспользуемые конт. площадки удалены, это серьезно добавляет место для трассировки.


А PCAD позволяет удалять КП во внутренних слоях для Via если нет подсоединения или требуется более продвинутая прога?
Go to the top of the page
 
+Quote Post
Ant_m
сообщение Jul 13 2011, 08:28
Сообщение #18


Знающий
****

Группа: Свой
Сообщений: 756
Регистрация: 14-08-07
Из: Москва
Пользователь №: 29 765



Цитата(sifadin @ Jul 13 2011, 12:17) *
А PCAD позволяет удалять КП во внутренних слоях для Via если нет подсоединения...

Не уверен, давно уже не на pcad. Помнится, в pcad, я делал специальные типы(модификации??) via, а потом ручками их менял. Геморрой был еще тот.. И то, это делалось только для сигнальных via - чтобы питание пошире получилось.
Go to the top of the page
 
+Quote Post
sifadin
сообщение Jul 13 2011, 08:33
Сообщение #19


Местный
***

Группа: Свой
Сообщений: 443
Регистрация: 11-02-09
Пользователь №: 44 698



Вроде процесс пошел... Если удастся развести выложу сюда трассировку
Go to the top of the page
 
+Quote Post
Dr.Alex
сообщение Jul 15 2011, 20:25
Сообщение #20


Профессионал
*****

Группа: Свой
Сообщений: 1 386
Регистрация: 5-04-05
Из: моська, RF
Пользователь №: 3 863



Цитата(sifadin @ Jul 13 2011, 12:17) *
А PCAD позволяет удалять КП во внутренних слоях для Via если нет подсоединения или требуется более продвинутая прога?


Не совсем. Для каждого варианта присоединения нужно создать отдельный тип виа с площадками только на нужных слоях. В общем, жыть можно.
Go to the top of the page
 
+Quote Post

2 страниц V   1 2 >
Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st July 2025 - 11:57
Рейтинг@Mail.ru


Страница сгенерированна за 0.01505 секунд с 7
ELECTRONIX ©2004-2016