реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Как остановить симуляцию по условию, ModelSim
Fynjisx
сообщение Sep 22 2011, 06:22
Сообщение #1


студент
****

Группа: Свой
Сообщений: 571
Регистрация: 3-07-08
Из: Russia
Пользователь №: 38 712



Возможно ли в ModelSim запустить симуляцию до любого изменения на интересующих входах??? Если да то как?
Иногда просто неудобно выставлять время пошаговой симуляции.
Заранее благодарю


--------------------
С Уважением...
Go to the top of the page
 
+Quote Post
des00
сообщение Sep 22 2011, 06:27
Сообщение #2


Вечный ламер
******

Группа: Модераторы
Сообщений: 7 248
Регистрация: 18-03-05
Из: Томск
Пользователь №: 3 453



ну хотя бы брекпоинт на сигналы поставить? или $stop в коде выполнить ?


--------------------
Go to the top of the page
 
+Quote Post
vugluskr
сообщение Sep 22 2011, 06:27
Сообщение #3


High speed digital design
***

Группа: Свой
Сообщений: 413
Регистрация: 6-10-09
Пользователь №: 52 786



в тестбенче (системверилог):
условие останова + $stop
еще можно finish


--------------------
Go to the top of the page
 
+Quote Post
Gate
сообщение Sep 22 2011, 16:00
Сообщение #4


Знающий
****

Группа: Свой
Сообщений: 859
Регистрация: 7-04-05
Из: Санкт-Петербург
Пользователь №: 3 943



Пример из руководства (крайне рекомендуется к прочтению):
Код
when {b = 1 and c /= 0 } {
  echo "b is 1 and c is not 0"
  stop
}


--------------------
"Человек - это существо, которое охотнее всего рассуждает о том, в чем меньше всего разбирается." (с) С.Лем
Go to the top of the page
 
+Quote Post
Fynjisx
сообщение Sep 23 2011, 05:03
Сообщение #5


студент
****

Группа: Свой
Сообщений: 571
Регистрация: 3-07-08
Из: Russia
Пользователь №: 38 712



Цитата(des00 @ Sep 22 2011, 10:27) *
ну хотя бы брекпоинт на сигналы поставить? или $stop в коде выполнить ?

в момент останова можно ли как то указать программе, чтоб она не открывала исходный код точки останова?

Как объеденить условия по которым должен произойти breakpoint?
К примеру я исследую шину данных и хотелось бы остановиться как только по шине передается 0x01 или 0х05.


--------------------
С Уважением...
Go to the top of the page
 
+Quote Post
vugluskr
сообщение Sep 23 2011, 09:34
Сообщение #6


High speed digital design
***

Группа: Свой
Сообщений: 413
Регистрация: 6-10-09
Пользователь №: 52 786



Цитата(Fynjisx @ Sep 23 2011, 09:03) *
Как объеденить условия по которым должен произойти breakpoint?
К примеру я исследую шину данных и хотелось бы остановиться как только по шине передается 0x01 или 0х05.


assertions


--------------------
Go to the top of the page
 
+Quote Post
Fynjisx
сообщение Sep 23 2011, 16:53
Сообщение #7


студент
****

Группа: Свой
Сообщений: 571
Регистрация: 3-07-08
Из: Russia
Пользователь №: 38 712



Цитата(vugluskr @ Sep 23 2011, 13:34) *

Пишу на обычном Verilog!!!


--------------------
С Уважением...
Go to the top of the page
 
+Quote Post
Fynjisx
сообщение Sep 26 2011, 08:01
Сообщение #8


студент
****

Группа: Свой
Сообщений: 571
Регистрация: 3-07-08
Из: Russia
Пользователь №: 38 712



Цитата(des00 @ Sep 22 2011, 10:27) *
ну хотя бы брекпоинт на сигналы поставить? или $stop в коде выполнить ?

как в командном режиме произвести очистку transcript?
почему ModelSim ругается всякий раз, как только использование переменной опережает её определение?
в Quartus все нормально компилится, а в ModelSim не хочет.


--------------------
С Уважением...
Go to the top of the page
 
+Quote Post
Sergey_Bekrenyov
сообщение Sep 29 2011, 10:06
Сообщение #9


Местный
***

Группа: Свой
Сообщений: 323
Регистрация: 14-12-10
Из: Королёв
Пользователь №: 61 599



На то у них и разные названия. К примеру Modelsim ругается на синтезабельные конструкции, которые спокойно проходят в ActiveHdl
Go to the top of the page
 
+Quote Post
Vadim
сообщение Sep 29 2011, 11:34
Сообщение #10


Неиодный дизайнер
*****

Группа: Свой
Сообщений: 1 240
Регистрация: 1-12-04
Из: Минск
Пользователь №: 1 273



Цитата(Sergey_Bekrenyov @ Sep 29 2011, 13:06) *
Modelsim ругается на синтезабельные конструкции, которые спокойно проходят в ActiveHdl

Получается, каждый из них действует по своим собственным понятиям? Вас это не настораживает?


--------------------
SPECCTRA forever! IO/Designer forever!
Go to the top of the page
 
+Quote Post
Sergey_Bekrenyov
сообщение Sep 30 2011, 18:56
Сообщение #11


Местный
***

Группа: Свой
Сообщений: 323
Регистрация: 14-12-10
Из: Королёв
Пользователь №: 61 599



Цитата(Vadim @ Sep 29 2011, 15:34) *
Получается, каждый из них действует по своим собственным понятиям? Вас это не настораживает?

Но это объективная реальность - и если мой босс пишет выражение в инстанции VHDL модуля в назначении порта (а он пользуется Active-HDL), то я для халявного моделсима должен создать сигнал, в него забить выражение и только его подать на порт. Если я хочу модклировать соответственно.

Это так же неизбежно как использовать Альтеру и VHDL в данной конторе, хотя я и сторонник Xilinx и verilog sm.gif. Пока революцию устроить авторитета не хватает.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 28th July 2025 - 04:19
Рейтинг@Mail.ru


Страница сгенерированна за 0.01433 секунд с 7
ELECTRONIX ©2004-2016