реклама на сайте
подробности

 
 
> Контроллер SDRAM (Nios Sopc) + k4s5116 (Samsung)
Acvarif
сообщение Dec 7 2012, 13:31
Сообщение #1


Знающий
****

Группа: Участник
Сообщений: 998
Регистрация: 27-08-08
Пользователь №: 39 850



При работе с боардом типа DE0 (terasic) присоединенная к Циклону 3 SDRAM работала без проблем на частоте в 100 мГц.
Там стоит sdram типа Zentel http://tsl-fpga.googlecode.com/svn-history...TP_(Zentel).pdf
На своем модуле поставил в паре с Циклон 3 sdram от samsung http://pdf1.alldatasheet.com/datasheet-pdf...1632B-UC75.html
Микросхемы можно сказать идентичны. Поэтому и контроллер sdram в SOPc выполнен также как в DE0 (terasic).
Но на модуле sdrsm отказывается работать напрочь. Простые команды типа
Код
                IOWR_32DIRECT(SDRAM_0_BASE, 0, 0x00000000);
                Delay (0xf);
                IOWR_32DIRECT(SDRAM_0_BASE, 0, 0x0000000f);
                Delay (0xf);

показывают непонятные слабые телодвижения только на разрядах DQ0...DQ3. Больше никаких сигналов с контроллера на SDRAM не видать. clk на sdram подаю от pll со сдвигом -60 гр.
Прикрепленное изображение
Прикрепленное изображение
Прикрепленное изображение

Подскажите пожалуйста в каком направлении копать.

Сообщение отредактировал Acvarif - Dec 7 2012, 13:32
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 1)
Farsch
сообщение Dec 17 2012, 06:47
Сообщение #2


Участник
*

Группа: Участник
Сообщений: 29
Регистрация: 2-11-10
Из: СПб
Пользователь №: 60 600



мне при работе с платой DE 2-70 помогло использование не PLL для получения клока, а IP под названием Altera UP Clocks из пакета Altera University program
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 3rd August 2025 - 16:24
Рейтинг@Mail.ru


Страница сгенерированна за 0.01364 секунд с 7
ELECTRONIX ©2004-2016