реклама на сайте
подробности

 
 
> двухпортовая память, как она работает?
shide_3
сообщение Feb 22 2013, 08:30
Сообщение #1


Местный
***

Группа: Участник
Сообщений: 314
Регистрация: 27-04-10
Пользователь №: 56 923



приветствую. никак не могу взять в толк, каким образом может происходить одновременное чтение и запись в двухпортовую память?
нет-схемотехнически всё понятно, но вот момент , если в ячейку памяти (триггер) чтото пишется и читается в тот же момент (пока еще выход триггера не установился) то при чтении может же получиться абракадабра? и в фифо же тоже самое. никогда об этом не задумывался... ведь в простой регистр я никогда ничего не записываю, в момент когда его читаю
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 4)
litv
сообщение Feb 22 2013, 08:41
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 401
Регистрация: 6-10-04
Из: Воронеж
Пользователь №: 806



http://www.efo.ru/cgi-bin/go?48
Go to the top of the page
 
+Quote Post
shide_3
сообщение Feb 22 2013, 08:45
Сообщение #3


Местный
***

Группа: Участник
Сообщений: 314
Регистрация: 27-04-10
Пользователь №: 56 923



Цитата(litv @ Feb 22 2013, 11:41) *

я только что как раз оттуда laughing.gif
Go to the top of the page
 
+Quote Post
Djamal
сообщение Feb 27 2013, 11:54
Сообщение #4


Участник
*

Группа: Участник
Сообщений: 22
Регистрация: 14-05-11
Из: Зеленоград
Пользователь №: 64 999



Цитата(shide_3 @ Feb 22 2013, 12:30) *
но вот момент , если в ячейку памяти (триггер) чтото пишется и читается в тот же момент (пока еще выход триггера не установился) то при чтении может же получиться абракадабра?

Ну дык все правильно, об этом по ссылке выше и пишут:
Цитата
Во всех схемах с асинхронным доступом к общим ресурсам неизбежно возникают конфликтные ситуации. Применительно к двухпортовому ОЗУ, конфликты появляются при одновременном обращении двух независимых активных устройств к одной и той же ячейке памяти в процессе выполнения следующих операций:
запись через порт L - запись через порт R;
запись через порт L - чтение через порт R;

Соответственно вводится арбитр который "разруливает" спорные ситуации в пользу того кто обратился первым biggrin.gif

Или я не понял суть вопроса?

Сообщение отредактировал Djamal - Feb 27 2013, 11:57
Go to the top of the page
 
+Quote Post
troiden
сообщение Feb 27 2013, 12:50
Сообщение #5


Частый гость
**

Группа: Свой
Сообщений: 108
Регистрация: 19-02-09
Из: Москва
Пользователь №: 45 069



Если говорить о Xilinx, то там у каждого блока памяти есть выбор из 3 режимов работы при одновременном чтении и записи ( WRITE_FIRST, READ_FIRST и NO_CHANGE ), который и определяет, как будет разруливаться коллизия.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 23rd July 2025 - 16:38
Рейтинг@Mail.ru


Страница сгенерированна за 0.01395 секунд с 7
ELECTRONIX ©2004-2016