реклама на сайте
подробности

 
 
> Помогите разобратся с "Tools/Verify Design/Fabrication", Не понятна лигика работы
Builder
сообщение Jun 19 2013, 09:35
Сообщение #1


iBuilder©
****

Группа: Свой
Сообщений: 519
Регистрация: 14-07-04
Из: Минск
Пользователь №: 322



Делаем первый проект, для изучения возможностей системы на простой плате.

Имеется: Mentor PADS 9.5
PADS Layout
Метрические единицы. PCB Decal также созданы в метрических единицах.

Проверка Tools/Verify Design/Fabrication дает ошибку “DFF Error: Layer Compare Error on Silkscreen Top”, т.е. зазор меньше, чем указано в Silk Screen Over Pads Minimum Gap, хотя зазор на самом деле больше либо равен. Ошибка выдается на зазор между контактной площадкой и линией шелкографии компонента, созданного в Decal Editor.

Аналогичная ошибка возникает когда рисуется 2D линия в слое Silkscreen Top прямо в PADS Layout .Например, при зазоре 0.2мм ошибка пропадает, когда Minimum Gap<=0.146.
А вот при зазоре 0.3мм и 0.4мм возникает обратная картина: ошибка пропадает, когда Minimum Gap<=0.346 (при 0.3м), при зазоре 0.4мм ошибка пропадает, когда Minimum Gap<=0.546, т.е. реальный зазор меньше чем Minimum Gap, но ошибка не возникает.

Не можем понять в чём дело, подскажите, в чём хитрость, почему так странно считает зазоры?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 2)
Builder
сообщение Jun 24 2013, 10:02
Сообщение #2


iBuilder©
****

Группа: Свой
Сообщений: 519
Регистрация: 14-07-04
Из: Минск
Пользователь №: 322



Неужели никто не использует эту проверку, или только у нас проблема, и со стороны непонятно в чём дело?
Go to the top of the page
 
+Quote Post
fill
сообщение Jun 25 2013, 10:57
Сообщение #3


Гуру
******

Группа: Модераторы
Сообщений: 4 361
Регистрация: 17-08-04
Из: КП Две Поляны
Пользователь №: 512



Цитата(Builder @ Jun 24 2013, 14:02) *
Неужели никто не использует эту проверку, или только у нас проблема, и со стороны непонятно в чём дело?


Согласно документации
Цитата
Fabrication—Performs DFF error checking on designs by either using CAM documents in PADS Layout or by using errors that are backward annotated from CAM350.


Т.е. проверяются данные в выходных файлах а не текущее изображение топологии.


--------------------
Чем больше познаю, тем больше понимаю ... насколько мало я все таки знаю.

www.megratec.ru
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st July 2025 - 16:34
Рейтинг@Mail.ru


Страница сгенерированна за 0.01354 секунд с 7
ELECTRONIX ©2004-2016