реклама на сайте
подробности

 
 
> WG2004.4 - проблема с VIA для BGA 0.8mm
rloc
сообщение Jan 19 2006, 18:55
Сообщение #1


Узкополосный широкополосник
******

Группа: Свой
Сообщений: 2 316
Регистрация: 13-12-04
Из: Moscow
Пользователь №: 1 462



Есть BGA с шагом 0.8мм 363pin, под него рекомендуют VIA с отверстием 0.25мм и площадкой 0.5мм. Если отверстие сквозное, то в Expedition v2004.4 эта площадка ставится на всех слоях, в том числе и на слоях где эта цепь не используется. Если тянуть любую цепь между этими площадками, то нетрудно подсчитать, что потребуется зазор-проводник-зазор 0.1-0.1-0.1мм. Площадки под сами шарики рекомендуется делать 0.4мм, что дает на верхнем слое зазор-проводник-зазор 0.13-0.13-0.13мм. Все цепи земли и питания хотелось бы сделать потолще, а они на внутренних слоях и получаются по 0.1мм. Сразу возникает два вопроса:

1) Можно ли убрать площадки для VIA на внутренних слоях, как например делается в http://direct.xilinx.com/bvdocs/appnotes/xapp157.pdf ?
2) Если да, то как это сделать в Expedition?

Еще раз повторюсь, что речь идет о сквозных переходах.
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 2)
izman
сообщение Jan 20 2006, 11:54
Сообщение #2





Группа: Свой
Сообщений: 6
Регистрация: 29-10-04
Из: СПб
Пользователь №: 1 008



Да, можно в WG2002 это было так:
Edit\Modify\Padstack Processor, в WG2004.4 думаю аналогично!


--------------------
--Игорь
Go to the top of the page
 
+Quote Post
rloc
сообщение Jan 20 2006, 20:05
Сообщение #3


Узкополосный широкополосник
******

Группа: Свой
Сообщений: 2 316
Регистрация: 13-12-04
Из: Moscow
Пользователь №: 1 462



Век живи - век учись. Благодарность не знает границ! a14.gif
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 27th July 2025 - 21:16
Рейтинг@Mail.ru


Страница сгенерированна за 0.0135 секунд с 7
ELECTRONIX ©2004-2016