|
Что такое еFPGА? |
|
|
|
 |
Ответов
(1 - 7)
|
Jul 16 2014, 17:59
|
Гуру
     
Группа: Свой
Сообщений: 7 946
Регистрация: 25-02-05
Из: Moscow, Russia
Пользователь №: 2 881

|
Ну значит им захотелось еще заработать на продажах своих IP, масштабированных на 28 нм, для широкого использования разработчиками ASIC. Простым смертным от этого все равно пользы никакой. Вот будете свой ASIC делать, захотите туда встроить фпга, вот тогда....
bcm, например, может означать "business continuity management", ну или "boundary conduction mode", "bayesian computing machine" и, наверное, еще много чего...
|
|
|
|
|
Jul 17 2014, 10:06
|
Местный
  
Группа: Свой
Сообщений: 249
Регистрация: 3-04-11
Из: .
Пользователь №: 64 084

|
Цитата(SM @ Jul 16 2014, 21:59)  Ну значит им захотелось еще заработать на продажах своих IP, масштабированных на 28 нм, для широкого использования разработчиками ASIC. Простым смертным от этого все равно пользы никакой. Вот будете свой ASIC делать, захотите туда встроить фпга, вот тогда.... Да походу Вы правы. Это похоже на ядро Cyclone V E. Тот девайс что сейчас "условно поддерживается" в Quartus-е имеет ядро как у 5CEA4, но именуется E5C50E5KC8. Имеет статус поддержки PIN_PLANNER. Но имеет нехилое количество И/О 7752!!!.
|
|
|
|
|
Jul 17 2014, 11:46
|
Гуру
     
Группа: Свой
Сообщений: 7 946
Регистрация: 25-02-05
Из: Moscow, Russia
Пользователь №: 2 881

|
Цитата(jks @ Jul 17 2014, 14:06)  Но имеет нехилое количество И/О 7752!!!. Это, как минимум, на 3 делить сразу надо, если не больше. Так как "там, внутри" нету реальных, привычных нам, двунаправленных I/O, а есть входы данных, выходы данных, сигналы управления, например направлением. Тут скорее всего тупо выведены все сигналы, которые идут внутри чипа из матрицы на I/O, и среди них привычных нам двунаправленных сигналов с управляемыми уровнями и стандартами обмена нет.
|
|
|
|
|
Jul 17 2014, 12:53
|
Местный
  
Группа: Свой
Сообщений: 249
Регистрация: 3-04-11
Из: .
Пользователь №: 64 084

|
Судя по скудной информации там запланированы реальные IO блоки (6 элементов IOPAD, DDIN[], DDOUT[], OE ) по четырем сторонам выведены. Получается как у нормальной плисины по краям выведены. На топе/боте 312x4 портов, слева/справа по 665x4 портов. Но такое количество полноценных IO будет занимать большую площадь кристалла  !?. А может кто поделиться информацией, что сие за чудо технологии?
|
|
|
|
|
Jul 17 2014, 15:05
|
Гуру
     
Группа: Свой
Сообщений: 7 946
Регистрация: 25-02-05
Из: Moscow, Russia
Пользователь №: 2 881

|
Эти "пады" - это не I/O пады в местном понимании FPGA-шников, а квадратики металлизации практически минимального размера, и места занимают они совершенно незначительное. Полноценные I/O пады разработчикам ASIC предоставляются вместе с технологическими библиотеками совершенно отдельно от покупных внутренних IP-блоков, которым и является эта eFPGA, они располагаются уже по контуру (ну как правило, по контуру) самого кристалла, и к ним при желании можно подвести дорожки от DDIN/DDOUT/OE (я же сказал - на три делить  Вы и подтвердили). А можно эти сигналы использовать и по своему усмотрению, подсоединяя их к другим IP-блокам, или используя в своей логике.
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|