реклама на сайте
подробности

 
 
> Подскажите с питанием DDR3 MT41J64M16 (micron)
alexandr.krupnov
сообщение Dec 20 2014, 07:38
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 41
Регистрация: 3-12-14
Пользователь №: 83 961



Подскажите пожалуйста (если кто имел дело с микросхемой MT41J64M16). Как я понял из даташита, питание микросхемы VDD = 1.5V. Есть ещё VREF = VDD/2. Но вот в чём загвоздка, VREF требует отдельного источника или это просто логический уровень, который можно обеспечить делителем от VDD? Спасибо за внимание.
P.S. За рекомендовную литературу сразу большое спасибо!

Цитата(alexandr.krupnov @ Dec 20 2014, 10:31) *
Подскажите пожалуйста (если кто имел дело с микросхемой MT41J64M16). Как я понял из даташита, питание микросхемы VDD = 1.5V. Есть ещё VREF = VDD/2. Но вот в чём загвоздка, VREF требует отдельного источника или это просто логический уровень, который можно обеспечить делителем от VDD? Спасибо за внимание.
P.S. За рекомендованную литературу сразу большое спасибо!

Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 4)
SM
сообщение Dec 20 2014, 07:42
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 7 946
Регистрация: 25-02-05
Из: Moscow, Russia
Пользователь №: 2 881



Цитата(alexandr.krupnov @ Dec 20 2014, 10:38) *
VREF требует отдельного источника или это просто логический уровень, который можно обеспечить делителем от VDD?

VREF это аналоговый уровень (подается на отрицательные входы xSTL-компараторов), а не логический. Да, его можно обеспечить делителем от VDD, с хорошей фильтрацией, чтобы он был малошумящим, но лишь в том случае, если не используется терминирование к отдельному источнику питания VTT. В этом случае оно должно формироваться прецизионным повторителем от VTT, ну, либо, VTT и VREF формироваться специально обученным источником.
Go to the top of the page
 
+Quote Post
alexandr.krupnov
сообщение Dec 20 2014, 08:08
Сообщение #3


Участник
*

Группа: Участник
Сообщений: 41
Регистрация: 3-12-14
Пользователь №: 83 961



Микросхема памяти термирована по выводу ODT от ПЛИС. Банк ПЛИС запитан от того же источника, что и вывод VDD микросхемы DDR. Источик даёт до 8 А на канал 1.5 В. Следовательно, я могу сформировать VREF от VDD (с включением фильтра murata например)?
Go to the top of the page
 
+Quote Post
SM
сообщение Dec 20 2014, 08:42
Сообщение #4


Гуру
******

Группа: Свой
Сообщений: 7 946
Регистрация: 25-02-05
Из: Moscow, Russia
Пользователь №: 2 881



Ну, то есть, у Вас нет отдельного источника VTT? Например, для питания выводов VTT ПЛИС при использовании и встроенных терминаторов со стороны ПЛИС? Если так, то да, достаточно просто делителя, и достаточного кол-ва емкостей, индуктивностей не надо. Только делитель с 1%-ой точностью делайте.
Go to the top of the page
 
+Quote Post
alexandr.krupnov
сообщение Dec 20 2014, 11:44
Сообщение #5


Участник
*

Группа: Участник
Сообщений: 41
Регистрация: 3-12-14
Пользователь №: 83 961



Да, источник для питания DDR и банка ПЛИС один
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 7th August 2025 - 13:33
Рейтинг@Mail.ru


Страница сгенерированна за 0.01385 секунд с 7
ELECTRONIX ©2004-2016