реклама на сайте
подробности

 
 
> USB3320 на VC707, Отключается клок
des00
сообщение Apr 15 2016, 13:37
Сообщение #1


Вечный ламер
******

Группа: Модераторы
Сообщений: 7 248
Регистрация: 18-03-05
Из: Томск
Пользователь №: 3 453



Всем доброго времени суток!

Есть VC707 борда и USB3320, который по умолчанию должен стоять в режиме ULPI Output Clock mode. Насколько я понял даташит, решим ULPI определяется только в момент POR, по наличию напряжения питания на ноге CLKOUT. После этого, меняться не должен. Смотрю осцилом, в момент подачи питания клок на ноге CLKOUT есть, но спустя секунду он отключается(без него не работает ULPI интерфейс). Перерыл весь даташит на 3320, не понимаю почему так происходит. Прошу помощи у тех кто в курсе sm.gif

Спасибо.


--------------------
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 2)
Inanity
сообщение Apr 15 2016, 22:55
Сообщение #2


Местный
***

Группа: Участник
Сообщений: 221
Регистрация: 6-07-12
Пользователь №: 72 653



Здравствуйте.

А как вы с этим PHY работаете? Фирменная корка или своя?

Мне известны два сценария, когда клок может и должен пропадать. Это переход в режим Full Speed/Low Speed Serial Mode, когда в Interface Control регистре предварительно командой не выставлен бит ClockSuspendM = 1. Так же клок отсутствует в Low Power Mode. Чтобы пробудиться из этого режима Link должен поднять STP и ждать спада DIR, к этому времени PHY проснётся и запустит клок. Потом STP можно опустить.
Go to the top of the page
 
+Quote Post
des00
сообщение Apr 16 2016, 05:47
Сообщение #3


Вечный ламер
******

Группа: Модераторы
Сообщений: 7 248
Регистрация: 18-03-05
Из: Томск
Пользователь №: 3 453



Цитата(Inanity @ Apr 16 2016, 06:55) *
А как вы с этим PHY работаете?

Мне ее тупо надо перевести в USB UART Support (нужно записать 4 регистра). Никто к ней не обращается, странно что переходит в Low Power.
Цитата
Мне известны два сценария, когда клок может и должен пропадать. Это переход в режим Full Speed/Low Speed Serial Mode, когда в Interface Control регистре предварительно командой не выставлен бит ClockSuspendM = 1. Так же клок отсутствует в Low Power Mode. Чтобы пробудиться из этого режима Link должен поднять STP и ждать спада DIR, к этому времени PHY проснётся и запустит клок. Потом STP можно опустить.

Про STP попробую, но RESET_B я ставлю перед тем как с ней работать, судя по всему, не помогает.


--------------------
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 22nd July 2025 - 10:19
Рейтинг@Mail.ru


Страница сгенерированна за 0.0135 секунд с 7
ELECTRONIX ©2004-2016