реклама на сайте
подробности

 
 
> Задание джиттера в Xilinx, Какая разница между SYSTEM_JITTER и INPUT_JITTER
Олег Гаврильченк...
сообщение Oct 27 2016, 14:43
Сообщение #1


Частый гость
**

Группа: Участник
Сообщений: 177
Регистрация: 10-02-15
Пользователь №: 85 052



Для задания jitter в файлах UCF предусмотрено 2 разных параметра: SYSTEM_JITTER и INPUT_JITTER в параметре PERIOD. Я не могу до конца понять, какая между ними разница.
Предположим у меня 1 входной CLK 200 МГц, Jitter 100ps и 4 внутренних CLK, которые генерируются в MCMM: 100, 200, 400, 400 МГц из CLK. Как правильно задать джиттер в данном случае?
Зачем вообще нужен SYTEM_JITTER, если заданы INPUT_JITTER для всех входных CLK?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 1)
Boris_TS
сообщение Oct 27 2016, 15:59
Сообщение #2


Злополезный
****

Группа: Свой
Сообщений: 608
Регистрация: 19-06-06
Из: Russia Taganrog
Пользователь №: 18 188



INPUT_JITTER, задаётся для входного тактового сигнала и определяется неидеальностью этого сигнала.

Constraint SYSTEM_JITTER может задаваться в тех случаях, когда значение по умолчанию Default System Jitter Вас почему-либо не устраивает. System Jitter обусловлен не идеальностью ПЛИС и порчей тактовых сигналов из-за проседания питания внутри ПЛИС во время массовых переключения синхронных элементов.

Оба этих параметра пересчитываются в суммарный jitter для конкретных тактовых цепей, полученные значения можно увидеть в отчёте Timing Analyzer’а.

Как расчитать конкретное значение System Jitter, отличное от Default System Jitter - я не знаю, и на сайте Xilinx как-то этот момент опущен. Наверное, для этого надо бы напрячь официальную тех. поддержку.
Go to the top of the page
 
+Quote Post

Closed TopicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 28th July 2025 - 11:05
Рейтинг@Mail.ru


Страница сгенерированна за 0.01332 секунд с 7
ELECTRONIX ©2004-2016