реклама на сайте
подробности

 
 
> Подскажите как поддержать внешний десериализатор со стандартным протоколом.
MegaVolt
сообщение Jun 14 2018, 15:13
Сообщение #1


Знающий
****

Группа: Свой
Сообщений: 779
Регистрация: 3-01-05
Из: Минск
Пользователь №: 1 783



День добрый.

Хочу подключить к плис по LVDS внешний десериализатор. Например TI предлагает свои десериализаторы с интерфейсом Channel Link II и Channel Link III.
Только вот не могу найти описание на эти стандарты. Может кто подскажет где искать?

Или если они напрочь закрыты то подскажите что за внешние десериализаторы можно использовать с меньшим геморроем?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 2)
Flip-fl0p
сообщение Jun 14 2018, 18:20
Сообщение #2


В поисках себя...
****

Группа: Свой
Сообщений: 729
Регистрация: 11-06-13
Из: Санкт-Петербург
Пользователь №: 77 140



Цитата(MegaVolt @ Jun 14 2018, 18:13) *
День добрый.

Хочу подключить к плис по LVDS внешний десериализатор. Например TI предлагает свои десериализаторы с интерфейсом Channel Link II и Channel Link III.
Только вот не могу найти описание на эти стандарты. Может кто подскажет где искать?

Или если они напрочь закрыты то подскажите что за внешние десериализаторы можно использовать с меньшим геморроем?

Вообще, как правило, у TI вся необходимая информация по пользованию микросхемы находится в datasheet на эту микросхему.
Вот например (первый попавшийся) http://www.ti.com/lit/ds/symlink/ds90ub936-q1.pdf
Бегло просмотрел - вроде информация достаточная для подключения.
Go to the top of the page
 
+Quote Post
MegaVolt
сообщение Jun 14 2018, 19:22
Сообщение #3


Знающий
****

Группа: Свой
Сообщений: 779
Регистрация: 3-01-05
Из: Минск
Пользователь №: 1 783



Цитата(Flip-fl0p @ Jun 14 2018, 21:20) *
Вообще, как правило, у TI вся необходимая информация по пользованию микросхемы находится в datasheet на эту микросхему.
Вот например (первый попавшийся) http://www.ti.com/lit/ds/symlink/ds90ub936-q1.pdf
Бегло просмотрел - вроде информация достаточная для подключения.

Вот у меня есть сомнения на счёт достаточности. Например даже потому что сам Xilinx в аппноте предлагает цеплять и то и другое. А не реализовать всё на плис.

Вот например в даташите на DS90UR124 указано:
"Every clock cycle, 24 databits are sent along with 4 additional overhead control bits."

Есть описание этих битов на словах и ссылка на картинку 30. где сказано что
"*Note: bits [0-23] are not physically located in positions shown above since bits [0-23] are scrambled and DC Balanced"

т.е. схематично показано всё но в реальности в канале данные прошли выравнивание по постоянке с помощью двух из этих битов и заскремблированы. Скремблирование можно отключить ухудшив помехозащищённость. Как происходит выравниение по постоянке не описано и сами дополнительные биты не показаны.

Т.е. возникает большое подозрение что канальный уровень показан далеко не полностью и подключиться к нему самостоятельно будет весёлой задачей. Особенно не имея под рукой описания стандарта и правильно работающего сериализатора.

Может я просмотрел что в этом даташите?
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st July 2025 - 17:42
Рейтинг@Mail.ru


Страница сгенерированна за 0.03165 секунд с 7
ELECTRONIX ©2004-2016