реклама на сайте
подробности

 
 
> Этапы проектирования микросхем?, Где граница между ними?
Rexby
сообщение Jun 5 2007, 14:25
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 57
Регистрация: 26-06-06
Пользователь №: 18 360



Как выглядит схема процесса проектирования кристаллов с использованием современных САПР?
Посмотрел на сайте ментора предлагаемые проги для проектирования, так не очень въехал..
http://www.mentor.com/products/ic_nanometer_design/index.cfm
Что тут понимается под "High-Level Design" ?
Кроме того есть еще некий Leonardo Spectrum который имеет отношение к проектированию кристаллов.. 07.gif
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 4)
oratie
сообщение Jun 5 2007, 18:19
Сообщение #2


Частый гость
**

Группа: Свой
Сообщений: 120
Регистрация: 2-11-06
Из: Москва
Пользователь №: 21 900



Может здесь будет попонятнее
http://www.synopsys.com/products/solutions...y_platform.html

Это маршрут проектирования предлагаемый Синопсисом. Не забывайте кликать на саму картинку с изображением маршрута.
Go to the top of the page
 
+Quote Post
Rexby
сообщение Jun 13 2007, 08:55
Сообщение #3


Участник
*

Группа: Участник
Сообщений: 57
Регистрация: 26-06-06
Пользователь №: 18 360



Спасибо за ссылочку.
Начало маршрута предлагаемого ментором:

Сообщение отредактировал Rexby - Jun 13 2007, 08:56
Прикрепленные файлы
Прикрепленный файл  _______________________AMS_IC.rar ( 360.32 килобайт ) Кол-во скачиваний: 1407
 
Go to the top of the page
 
+Quote Post
Escorial
сообщение Jun 24 2007, 17:03
Сообщение #4


Частый гость
**

Группа: Свой
Сообщений: 104
Регистрация: 11-11-05
Из: Москва
Пользователь №: 10 714



Если вы говорите про заказную цифровую микросхему (ASIC) без использования заказных блоков, то кратко маршрут проектирования выглядит примерно так (пункты, помеченные знаком плюс часто пропускают, повышая общие сроки проектирования и риск respin'a):

1. ТЗ, спецификация (+ подробные требования к устройству). (Microsoft Word).+
2. Проектирование интерфейсов между блоками устройства на базе утвержденной спецификации на языке UML/SysML. Например, можно использовать Artisan Studio.+
3. Описание устройства на языке Verilog/SystemVerilog на базе утвержденной схемы UML и спецификации. (CodeWright, Vim, Aditor, Nedit, etc)
4. Верификация с использованием стандартных средств и создание прямых тестовых воздействий для проверки всех функций на SystemC, Verilog и SystemVerilog (Modelsim SE(Mentor Gr.), NC-Verilog(Cadence), VCS(Synopsys).
Либо новые методы верификации (т.н. functional coverage methodology) с описания каждой функции устройства, указанной в плане требований к устройству (requirements plan) на языке System Verilog/PSL и использовании методики случайных тестовых воздействий, ограниченных внешними условиями с помощью специальных пар задатчик-монитор а так же методов формального анализа что-если. (Questa(Mentor gr.), Incisive Unified Sim. (Cadence), Discovery (Synopsys).
5. Синтез электрической схемы на базе библиотеки логических элементов производителя. (Design compiler (Synopsys), First Encounter (Cadence).
6. Сравнение RTL и Netlist'a методами формального анализа на эквивалентность. Formality (Synosys).
7. Физическое размещение на кристалле. Physical Compiler(Synopsys). First Encounter(Cadence).
8. . Анализ производительности, временных задержек, работоспособности моделирования и взаимодействия разных clock domains. Primetime (Synopsys). Если не устраивает, то корректируем требования к дизайну/переписываем Verilog и идем на п.5 / п.3 соответственно.
9. Экстракция паразитов. Star-RCXT(Synopsys), Dracula(Cadence).
10. Окончательный анализ производительности, временных задержек, работоспособности моделирования и взаимодействия разных clock domains на основе экстракции паразитов. Primetime (Synopsys). Если не устраивает, то корректируем требования к дизайну/переписываем Verilog и идем на п.5 / п.3 соответственно.
11. Если все устраивает, то прогоняем LVS-проверки. Hercules(Synopsys), Dracula(Cadence).
12. Создаем тестовые вектора для проверки работоспособности микросхемы. Для этого при синтезе не забыть вставить в дизайн DFT. Tetramax ATPG (Synopsys).
13. Получаем долгожданный GDS. smile.gif

P.S. Не приведены продукты от Aldec, потому что не считаю их подходящими для серьезного проекта. Любители могут дополнить.
P.P.S. Схема, конечно, очень условная. Ее можно дополнять и расширять.
Go to the top of the page
 
+Quote Post
Escorial
сообщение Jun 25 2007, 05:31
Сообщение #5


Частый гость
**

Группа: Свой
Сообщений: 104
Регистрация: 11-11-05
Из: Москва
Пользователь №: 10 714



Так же посмотрите грамотные ответы пользователя oleg_rudakov в этой ветке: http://electronix.ru/forum/index.php?showtopic=2172&hl=#
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st August 2025 - 05:41
Рейтинг@Mail.ru


Страница сгенерированна за 0.01402 секунд с 7
ELECTRONIX ©2004-2016