реклама на сайте
подробности

 
 
> speed grades -6 -7 -8, Чем отличаются?
slog
сообщение Mar 1 2008, 08:46
Сообщение #1


Знающий
****

Группа: Свой
Сообщений: 961
Регистрация: 28-11-05
Пользователь №: 11 489



А в чем собственно принципиальное различие?
То что у них разные скоростные и временные характеристики и соответственно цена это известно. Интересует а почему они отличаются? Их что, по разным технологиям делают? Или уже после общего производства сортируют в зависимости от того какая партия получилась?


--------------------
В действительности всё не так, как на самом деле.
Go to the top of the page
 
+Quote Post
2 страниц V   1 2 >  
Start new topic
Ответов (1 - 14)
mse
сообщение Mar 1 2008, 09:12
Сообщение #2


Знающий
****

Группа: Свой
Сообщений: 709
Регистрация: 3-05-05
Пользователь №: 4 693



Ессно, сортируют. Ваш Пентиум-6 тоже так-же...А то бы пекли сразу 10-Гиговые.
Go to the top of the page
 
+Quote Post
DmitryR
сообщение Mar 3 2008, 06:10
Сообщение #3


Профессионал
*****

Группа: Свой
Сообщений: 1 535
Регистрация: 20-02-05
Из: Siegen
Пользователь №: 2 770



Нет, тут, насколько мне известно, ситуация несколько отличается от процессоров. Проблема в том, что у процесора один параметр быстродействия - тактовая частота, и определить рабоетает/не работает несложно. А у ПЛИС их куча: задержки на куче различных элементов, частота надежной работы PLL, setup/hold тригеров и памяти, и проверить это все на соответствие не думаю даже, что возможно. Поэтому ПЛИС отличаются площадью. Больше площадь базовых элементов - выше скорость, выше цена. А цифры в документацию пишутся на худший случай.
Go to the top of the page
 
+Quote Post
mse
сообщение Mar 3 2008, 06:30
Сообщение #4


Знающий
****

Группа: Свой
Сообщений: 709
Регистрация: 3-05-05
Пользователь №: 4 693



Цитата(DmitryR @ Mar 3 2008, 09:10) *
Нет, тут, насколько мне известно, ситуация несколько отличается от процессоров....А у ПЛИС их куча: задержки на куче различных элементов, частота надежной работы PLL,...Поэтому ПЛИС отличаются площадью. Больше площадь базовых элементов - выше скорость, выше цена. А цифры в документацию пишутся на худший случай.

;О)Ага... Эт типа, Альтера какой-нить TSMC заказ даёт: мне с градаццыей -7 эту партию, пжлст...
А ещо порадовало, что у процессоров всего один параметр для тестирования.
Go to the top of the page
 
+Quote Post
DmitryR
сообщение Mar 3 2008, 07:34
Сообщение #5


Профессионал
*****

Группа: Свой
Сообщений: 1 535
Регистрация: 20-02-05
Из: Siegen
Пользователь №: 2 770



Цитата(mse @ Mar 3 2008, 09:30) *
;О)Ага... Эт типа, Альтера какой-нить TSMC заказ даёт: мне с градаццыей -7 эту партию, пжлст...

Это не совсем так - как следует из сказанного, разные индескы скорости выглядят для фабрики как разные проекты.

Цитата(mse @ Mar 3 2008, 09:30) *
А ещо порадовало, что у процессоров всего один параметр для тестирования.

Опровергая чье-то мнение, бывает неглупо не просто констатировать неправоту, а еще и рассказать, в чем она заключается. Дополнительно предлагаю подумать, как увеличивается скорость у процессоров внутри одного технологического процесса. Вот предположим в какой-то момент есть маски процессора, и то, что с них выходит, в результате отбраковки маркируется скажем от 2 до 2.5 ГГц. Потом через некоторое врея раз - и появляются процессоры на 3 ГГц. С той же архитектурой, на том же (90 nm положим) процессе. Чудо?

На самом деле выбраковка в ПЛИС существует, и у Xilinx она называется EasyPath: вы присылаете свой дизайн (или два), и под него находятся чипы из выбраковки, битые блоки которых на конкретный дизайн не влияют.
Go to the top of the page
 
+Quote Post
Andrewak
сообщение Mar 3 2008, 07:46
Сообщение #6


Частый гость
**

Группа: Новичок
Сообщений: 148
Регистрация: 13-12-05
Пользователь №: 12 162



Цитата(DmitryR @ Mar 3 2008, 10:34) *
На самом деле выбраковка в ПЛИС существует, и у Xilinx она называется EasyPath: вы присылаете свой дизайн (или два), и под него находятся чипы из выбраковки, битые блоки которых на конкретный дизайн не влияют.

+1
Кстати, такие сервисы предоставляет не только Xilinx. У Lattice это называется FreedomChip. Тут есть ещё один, не всегда очевидный, плюс - Вы присылаете дизайн в исходниках, а специалисты размещают и полностью его тестируют.
Go to the top of the page
 
+Quote Post
mse
сообщение Mar 3 2008, 08:31
Сообщение #7


Знающий
****

Группа: Свой
Сообщений: 709
Регистрация: 3-05-05
Пользователь №: 4 693



Цитата(DmitryR @ Mar 3 2008, 10:34) *
Это не совсем так - как следует из сказанного, разные индескы скорости выглядят для фабрики как разные проекты.

Кем сказанного? ;О)
Цитата
Опровергая чье-то мнение, бывает неглупо не просто констатировать неправоту, а еще и рассказать, в чем она заключается. Дополнительно предлагаю подумать, как увеличивается скорость у процессоров внутри одного технологического процесса. Вот предположим в какой-то момент есть маски процессора, и то, что с них выходит, в результате отбраковки маркируется скажем от 2 до 2.5 ГГц. Потом через некоторое врея раз - и появляются процессоры на 3 ГГц. С той же архитектурой, на том же (90 nm положим) процессе. Чудо?

;О) Нет не чудо. И думать не надо, бо об этом подумано задолго до нас. ;О) Скорость увеличивается за счёт подбора параметров техпроцесса: увеличение объёма диффузии какого-нить, времени экспозиции, отжыга, качества расходников. Соотвецтвенно, наработки опыта по техпроцессу. Типа, что на что влияет и в каких пределах. Цена вафли с пентиумами одинакова что для 1,8ГГц, что для 3ГГц. Но 3ГГц должен стоить дороже 1,8ГГц, поэтому спеццыально гробить параметры никто не будет(кроме случааев, когда есть баланс потребление/быстродействие). Есть такое понятие "зрелость техпроцесса". А разные проекты для одной и той-же пентиумы - это "степпинг". Так шта-а-а...
Цитата
На самом деле выбраковка в ПЛИС существует, и у Xilinx она называется EasyPath: вы присылаете свой дизайн (или два), и под него находятся чипы из выбраковки, битые блоки которых на конкретный дизайн не влияют.

Выбраковка и разбраковка, две большие разниццы. ;О) А как пользоваться браком, производитель вправе решать по своему усмотрению. И к -6...-8 это никоим боком.
Go to the top of the page
 
+Quote Post
rv3dll(lex)
сообщение Mar 3 2008, 08:40
Сообщение #8


Полное ничтожество
*****

Группа: Banned
Сообщений: 1 991
Регистрация: 20-03-07
Из: Коломна
Пользователь №: 26 354



то что отбраковка это точно

потом ещё есть наносекунды у цплдешек и градации у фпга
иногда есть двойная маркировка а именно типа одна микросхема считается 6 наносекундной для обычного применения и 8 наносекундной для индустриального
Go to the top of the page
 
+Quote Post
DmitryR
сообщение Mar 3 2008, 09:05
Сообщение #9


Профессионал
*****

Группа: Свой
Сообщений: 1 535
Регистрация: 20-02-05
Из: Siegen
Пользователь №: 2 770



Цитата(mse @ Mar 3 2008, 11:31) *
Скорость увеличивается за счёт подбора параметров техпроцесса: увеличение объёма диффузии какого-нить, времени экспозиции, отжыга, качества расходников.

То есть, выражаясь вашими словами, Альтера звонит в TSMC и говорит:"Отожгыте-ка мне следующую партию подольше, да положите расходники получше - нужна скорость!". Это соверешнно верно для тех, у кого свои фабрики есть (Intel, AMD etc.), но производители ПЛИС к таким не относятся.
Go to the top of the page
 
+Quote Post
mse
сообщение Mar 3 2008, 09:21
Сообщение #10


Знающий
****

Группа: Свой
Сообщений: 709
Регистрация: 3-05-05
Пользователь №: 4 693



Цитата(DmitryR @ Mar 3 2008, 12:05) *
То есть, выражаясь вашими словами, Альтера звонит в TSMC и говорит:"Отожгыте-ка мне следующую партию подольше, да положите расходники получше - нужна скорость!". Это соверешнно верно для тех, у кого свои фабрики есть (Intel, AMD etc.), но производители ПЛИС к таким не относятся.

Я плакалъ... ;О) ТСМЦ печОт вафли по своему текущему техпроцессу, итеративно модернизируя и улучшая его. А -6...-8 получает Альтера на своём тестовом оборудовании. Если качество техпроцесса улучшаеццо, то Альтера, либо уменьшает цену на -6, либо перемаркирует -6 в -7 или -8. В зависимости от текущей ситуаццыи на рынке. ;О) Бо себестоимость чипа -6 и -8 ОДИНАКОВА.
Go to the top of the page
 
+Quote Post
rv3dll(lex)
сообщение Mar 3 2008, 13:26
Сообщение #11


Полное ничтожество
*****

Группа: Banned
Сообщений: 1 991
Регистрация: 20-03-07
Из: Коломна
Пользователь №: 26 354



единственное для меня загадка как можно перепроверить столько микросхем
Go to the top of the page
 
+Quote Post
mse
сообщение Mar 3 2008, 14:30
Сообщение #12


Знающий
****

Группа: Свой
Сообщений: 709
Регистрация: 3-05-05
Пользователь №: 4 693



Цитата(rv3dll(lex) @ Mar 3 2008, 16:26) *
единственное для меня загадка как можно перепроверить столько микросхем

Дык в себестоимости 60-70% - затраты на тестирование. По крайней мере, 20 лет назад было так.
Стенды-аффтаматы рулят в полный рост. Унутре кристалла тестовые структуры спеццыальные для грубой оценки параметров...
Go to the top of the page
 
+Quote Post
slog
сообщение Mar 3 2008, 15:00
Сообщение #13


Знающий
****

Группа: Свой
Сообщений: 961
Регистрация: 28-11-05
Пользователь №: 11 489



А если такой вариант: техпроцесс у буржуев не как у нас, там все отлажено и результат 100% повторяемость, тем более для мелких устройств и давно отлаженых технологий. А маркировка это дело только маркетологов, готовы платить бабки - получите -6, если надо подешевле - пожалуйста, -8 нарисуем.


--------------------
В действительности всё не так, как на самом деле.
Go to the top of the page
 
+Quote Post
ilya79
сообщение Mar 3 2008, 17:56
Сообщение #14


Частый гость
**

Группа: Свой
Сообщений: 179
Регистрация: 26-08-04
Пользователь №: 549



Цитата(DmitryR @ Mar 3 2008, 10:34) *
На самом деле выбраковка в ПЛИС существует, и у Xilinx она называется EasyPath: вы присылаете свой дизайн (или два), и под него находятся чипы из выбраковки, битые блоки которых на конкретный дизайн не влияют.

А мужики-то в Xilinx и не знают что у них такое есть!
http://www.xilinx.com/products/silicon_sol...ypath/index.htm
В двух словах EasyPath быстрый перевод ПЛИС->БМК.

Относительно самого вопроса вот ссылка на патент
http://www.patentstorm.us/patents/6984533-description.html
Обратите внимание на авторов:
Inventor(s)
Ramon R. Regos
Alelie T. Funcell
Assignee
Xilinx, Inc.

Most integrated circuit devices are advertised as operating at a given speed. These devices are available in only one speed grade (unless older devices at a lower speed grade are still available). During manufacturing, if an acceptable speed is not achieved, the die is marked as bad and discarded.
However, some products, such as FPGAs, are offered in multiple speed grades, and the higher speed grades are sold at higher prices. It is desirable from the point of view of such a manufacturer to sell each device at the highest possible price while meeting the advertised speed grade.
Customers who buy integrated circuit devices available at several speed grades typically want them in a particular kind of package and want them to operate at a selected speed. In the past, when a customer orders parts and specifies the package and speed grade, the dice that have been tested and found good are packaged into the desired package, then tested for speed.
Go to the top of the page
 
+Quote Post
dvladim
сообщение Mar 3 2008, 20:54
Сообщение #15


Знающий
****

Группа: Свой
Сообщений: 654
Регистрация: 24-01-07
Из: Воронеж
Пользователь №: 24 737



Цитата(slog @ Mar 3 2008, 18:00) *
А если такой вариант: техпроцесс у буржуев не как у нас, там все отлажено и результат 100% повторяемость, тем более для мелких устройств и давно отлаженых технологий. А маркировка это дело только маркетологов, готовы платить бабки - получите -6, если надо подешевле - пожалуйста, -8 нарисуем.

Нет.
Знаю людей, которые делали проект на ПЛИСах, используя элементы внутри них как линии задержки. И параметры серьезно зависят от спидгрейда. А более всего - стабильность патаметров (разброс) в том числе и по кристаллу.
Go to the top of the page
 
+Quote Post

2 страниц V   1 2 >
Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 27th July 2025 - 19:21
Рейтинг@Mail.ru


Страница сгенерированна за 0.01489 секунд с 7
ELECTRONIX ©2004-2016