Группа: Свой
Сообщений: 57
Регистрация: 11-07-06
Пользователь №: 18 747
Здравствуйте! DDR3 использует стандарт SSTL15, Virtex5 поддерживает только SSTL18 (по даташиту). В то же время Xilinx пишет, что эти микросхемы стыкуются друг с другом. Не пойму что-то, как это удается сделать?
Группа: Свой
Сообщений: 57
Регистрация: 11-07-06
Пользователь №: 18 747
Попробую по-другому... Имеется ли у кого-нибудь принципиальная схема ML561? Установлена ли на ней DDR3? Какое напряжение подано на банки, работающие с DDR3? Какой используется стандарт?
Группа: Свой
Сообщений: 57
Регистрация: 11-07-06
Пользователь №: 18 747
Я пытался, MIG v2.3 судя по всему DDR3 не поддерживает. В reference design для ML561 установлен страндарт SSTL18. Но все равно остается вопрос - какое напряжение подается на банки ввода-вывода ПЛИС?
Группа: Свой
Сообщений: 57
Регистрация: 11-07-06
Пользователь №: 18 747
Вообщем, разобрались. Получили ответ от техподдержки Xilinx. Они действительно используют стандарт SSTL18, но банки питают от 1,5 В. Пишут, что на железе проверено и будет работать.