|
Господа, помогите оживить JTAG-программирование, Quartus9, Cyclone-2, WinXP SP3 |
|
|
|
Dec 4 2009, 10:58
|
Частый гость
 
Группа: Участник
Сообщений: 78
Регистрация: 12-10-09
Пользователь №: 52 902

|
Не работает программирование конфигурации по JTAG ПЛИСина ep2c8q208c Квартус 9 Используется ByteBlasterMV от IMM, LPT-порт Cхема ниже на картинке. Квартус при программировании пишит: "Can't access JTAG Chain" "Operation Failed" сам байтбластер определяется. ОС вин-ХР сп3 чего им не хватает?
Сообщение отредактировал penauch - Dec 4 2009, 10:59
Эскизы прикрепленных изображений
|
|
|
|
2 страниц
1 2 >
|
 |
Ответов
(1 - 21)
|
Dec 4 2009, 11:21
|
Частый гость
 
Группа: Участник
Сообщений: 78
Регистрация: 12-10-09
Пользователь №: 52 902

|
Цитата(eugen_pcad_ru @ Dec 4 2009, 15:02)  А если попробовать на другом компьютере с той же ОС и тем же квартусом? к сожалению этой возможности на 2 дня нет  тоесть вы думаете проблема в драйверах? может ли это быть из-за 500мА 1.2 LDO , который делает из 3.3V замерил ток у 1.2V - всего-то 30ма вот лог при дебагании jtag
Эскизы прикрепленных изображений
|
|
|
|
|
Dec 4 2009, 11:24
|

Lazy
     
Группа: Свой
Сообщений: 2 070
Регистрация: 21-06-04
Из: Ukraine
Пользователь №: 76

|
Цитата(penauch @ Dec 4 2009, 14:21)  к сожалению этой возможности на 2 дня нет  тоесть вы думаете проблема в драйверах? может ли это быть из-за 500мА 1.2 LDO , который делает из 3.3V замерил ток у 1.2V - всего-то 30ма вот лог при дебагании jtag Что мешает прозвонить цепи или посмотреть на JTAG осциллографом? ВСЕ цепи питания/земли разведены? ВСЕ питания поданы? Вы написали, что байтбластер определяется... Имеется в видусистемой? А в Quartus Programmer -> Hardware Setup-> Hardware Settings он есть?
--------------------
"Everything should be made as simple as possible, but not simpler." - Albert Einstein
|
|
|
|
|
Dec 4 2009, 11:42
|
Частый гость
 
Группа: Участник
Сообщений: 78
Регистрация: 12-10-09
Пользователь №: 52 902

|
Цитата(Victor® @ Dec 4 2009, 15:24)  ВСЕ цепи питания/земли разведены? ВСЕ питания поданы? да. да. всё проверил. питание на PLL также заведено. Цитата(Victor® @ Dec 4 2009, 15:24)  Вы написали, что байтбластер определяется... Имеется в видусистемой? А в Quartus Programmer -> Hardware Setup-> Hardware Settings он есть? да. есть устройство ByteBlasterMV[LPT1] может быть из-за запрета доступа вин-ХР? к слову авр-ки и еепромки шил через DriverLinx, DL PortIO Цитата(Victor® @ Dec 4 2009, 15:24)  Что мешает прозвонить цепи или посмотреть на JTAG осциллографом? а вот с этим туго. нету его при себе...
|
|
|
|
|
Dec 4 2009, 13:06
|
iBuilder©
   
Группа: Свой
Сообщений: 519
Регистрация: 14-07-04
Из: Минск
Пользователь №: 322

|
Цитата(penauch @ Dec 4 2009, 14:34)  проект создавался без никаких настроек, кроме как раскидать ножки. что ещё нужно пометить чтоб дизайн запускался? Странный вопрос, это Ваш первый проект? В принципе, для того что-бы работало достаточно ножек, специфических настроек ножек (если они нужны для данного проекта) , ну и клока на входе. Но это условия необходимые, но не достаточные. Дальше проект может не работать по тысще и одной причине, начиная от ошибки в распиновке ножек, заканчиая ошибкой проекта и невписыванием проекта в нужные скорости. А тут универсаньноего рецепта нету, что и как отлаживать.
|
|
|
|
|
Dec 4 2009, 13:19
|
Частый гость
 
Группа: Участник
Сообщений: 78
Регистрация: 12-10-09
Пользователь №: 52 902

|
вы меня немного не поняли  я грю про то что в квартусе надо где-нибудь галки устанавливать-снимать при переходе на LPT BB-MV ? проект обкатан на отладке DE-2, программировался USB-бластером(он там в CPLD) - по умолчанию всё работает как надо но вот проект собран на плате и... не работает. вот и спрашиваю - нужно ли при конфигурировании от ЛПТ байт-бластера в квартусе выставлять опции ещё какие-нибудь?
|
|
|
|
|
Dec 4 2009, 13:41
|
Частый гость
 
Группа: Участник
Сообщений: 78
Регистрация: 12-10-09
Пользователь №: 52 902

|
Цитата(rv3dll(lex) @ Dec 4 2009, 17:37)  для начала вы знаете что после выключения питания проект слетает? ну конечно же знаю! там же SRAM. конфиг-еепром пока не пользую... в общем как тут сказали вывел 0 на ногу и потом вывел 1 на ногу. вольтметр показывает в обоих случаях 3.68 V питание 3.3V ядро 1.2V тут чисто принципиальная фигня - после заливки по JTAG ПЛИС НЕ становится тем, что в неё залили... нужно ли после программирования по JTAG ещё какие-либо действия делать? и ещё. Я на рефы банков ничего не подавал - использую как пользовательские пины. может из-за этого? питание включено.
Сообщение отредактировал penauch - Dec 4 2009, 13:43
|
|
|
|
|
Dec 4 2009, 15:33
|
Частый гость
 
Группа: Участник
Сообщений: 78
Регистрация: 12-10-09
Пользователь №: 52 902

|
припаял epcs4 создал jic файл и посредством SFL-моста пробовал прошить конф-пзу. фигушки... пишит: "flash loader IP not loaded on device 1" "opeartion failed" помогите разобраться - почему байтбластер заливает в SRAM конфигурацию, а она не отрабатывает - на всех пинах логическая 1. и всё ... хоть убей, не знаю что думать... может ещё какие-пины надо подтсянуть? достаточно ли того что я притянул (рисунки в первом сообщении)? на какие выводы ещё следует обратить внимание???  P.S. на всякий случай скажу - с SFL и jic работал на отладке ep2c20 +USBlaster - всё ОК
Сообщение отредактировал penauch - Dec 4 2009, 15:34
|
|
|
|
|
Dec 4 2009, 16:11
|
iBuilder©
   
Группа: Свой
Сообщений: 519
Регистрация: 14-07-04
Из: Минск
Пользователь №: 322

|
Цитата(penauch @ Dec 4 2009, 17:33)  помогите разобраться - почему байтбластер заливает в SRAM конфигурацию, а она не отрабатывает - на всех пинах логическая 1. и всё ... хоть убей, не знаю что думать... P.S. на всякий случай скажу - с SFL и jic работал на отладке ep2c20 +USBlaster - всё ОК Уже много раз убеждался, если получается подный бред, то ошибка очень тупая, типа КЗ, ошибки в плате или ошибке в распиновке. Проверяйте всё с самого начала, схему, печатку с разводкой, распайку, распиновку в проекте, клок и т.д. Не ищите сильно заумных проблем по началу, добейтесь что-бы работало мигание светодиодом, как Вам рекомендавали. Нет светодиода - выведите меандр на какую ножку.
|
|
|
|
|
Dec 4 2009, 18:47
|
Знающий
   
Группа: Свой
Сообщений: 654
Регистрация: 24-01-07
Из: Воронеж
Пользователь №: 24 737

|
Цитата(penauch @ Dec 4 2009, 19:33)  пишит: "flash loader IP not loaded on device 1" "opeartion failed"
помогите разобраться - почему байтбластер заливает в SRAM конфигурацию, а она не отрабатывает - на всех пинах логическая 1. и всё ... хоть убей, не знаю что думать...
может ещё какие-пины надо подтсянуть? Итак плис не конфигурируется. Если проект заливать по JTAG программер что пишет? Неужто, что все в порядке? Ну и смотрите в даташите конфигурационные пины и что с ними делать, приведите схему из даташита, которой соответствует ваша. Цитата(Vjacheslav @ Dec 4 2009, 21:46)  Безотносительно к Вашей проблеме: замените сопротивления на JTAG'е все на 1 кОм иначе будут неприятности. Ничего подобного, там практически любые подойдут и нужны они только для того чтобы пины к чему либо подтянуть в рабочем режиме.
|
|
|
|
|
Dec 5 2009, 05:26
|
Частый гость
 
Группа: Участник
Сообщений: 78
Регистрация: 12-10-09
Пользователь №: 52 902

|
значит так. проверил соответствие принципаильной электрической схемы с печатной платой проверил схему - цоколёвку ПЛИС далее тестером звонил далее замерил все питания и подтяжки как и ожидалось - ошибок нет и не может быть! оставалось одно из двух - либо ПЛИС бракованая либо с процессом конфигурации нелады и всё-таки - уделил внимание описанию назначений ножек - особо внимание на nStatus и Conf_done так вот первая вечно торчала в 1 а вторая в 0 тоесть нифига не сконфигурировалась затем в опциях программатора стал тыкать, и подсознательно вышел на "halt on-chip configuration controller" и чудо! после заливки конфы в SRAM - обе ноги стали в 1 - тоесть конфигурация завершена, ошибок нет! Ура! Ура! Ура! Прилагаю картинку с тем что нужно было дополнительно поставить. Квартус-9 Я ещё здесь ТРИ раза спрашивал - нужно ли что-нибудь отмечать - мне сказали - НЕТ! В итоге пряник достаётся мне - ибо я крут!
Эскизы прикрепленных изображений
|
|
|
|
|
Dec 6 2009, 19:23
|
Знающий
   
Группа: Свой
Сообщений: 621
Регистрация: 25-10-04
Из: Новосибирск
Пользователь №: 971

|
Цитата(dvladim @ Dec 4 2009, 22:47)  Ничего подобного, там практически любые подойдут и нужны они только для того чтобы пины к чему либо подтянуть в рабочем режиме. Ну во первых не забывайте о наличии подтягивающих внутренних сопротивлениях в FPGA - 10-50 kom, поэтому чем больше сопротивления на входе TCK тем хуже с помехоустойчивостью (перекрестные наводки от соседей) при наличии не очень короткого кабеля это может быть критичным для FPGA большой емкости и скорости... можно много еще чего рассказывать. Сам "напарывался" на этом: в Datasheet на Циклоны появились сопротивления по 10 ком (правда на TCK остались 1 ком) и конфигурация по Jtag чаще всего не проходила до конца. Официальный ответ техподдержки Altera гласил: в Datasheet ошибка - все сопротивления на JTAG по 1 ком и в следущих версиях Datasheet будет исправлена! Давая совет я опирался не только "на ощущения" и собственный опыт, но и на ответ Altera.
|
|
|
|
|
Jan 20 2010, 12:50
|
Местный
  
Группа: Свой
Сообщений: 491
Регистрация: 16-01-05
Из: Санкт-Петербург
Пользователь №: 1 987

|
Цитата(penauch @ Dec 5 2009, 08:26)  ... затем в опциях программатора стал тыкать, и подсознательно вышел на "halt on-chip configuration controller" ... Прилагаю картинку с тем что нужно было дополнительно поставить. Квартус-9
Я ещё здесь ТРИ раза спрашивал - нужно ли что-нибудь отмечать - мне сказали - НЕТ! А что, по умолчанию эта галка не стоит разве? Что-то я не припоминаю подобных проблем при использовании Байт-бластера, равно как и необходимости выставлять что-то дополнительно в настройках загрузки...
|
|
|
|
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|