реклама на сайте
подробности

 
 
> Вопрос по HyperLynx 8.0, Помогите разобраться
igoris
сообщение Jul 19 2010, 08:48
Сообщение #1





Группа: Новичок
Сообщений: 2
Регистрация: 19-07-10
Пользователь №: 58 504



Добрый день. Прошу помощи.
Имеется 12 слойная плата, стоят 2 алтеры и 8 АЦП, по Top'у и Bot’у разведены LVDS. Слои под Top'ом и Bot’ом plane GND. LVDS работают на 480 MHz.
Подгружаю в HyperLynx 8.0 IBIS модели, полученные от производителя, и пытаюсь симулировать. При симуляции некоторые пары работают как надо, а некоторые инверсно. Причем непонятно от чего это зависит, на всех АЦП они то нормальные, то нет. Не прослеживается никакой зависимости. Пробовал менять разводку, не помогло. Вырезал все внутренние слои, оставил только Top, Bot и 2 GND - ничего не поменялось. Может я, что не так делаю???

Прикрепленное изображение
Прикрепленное изображение
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 2)
Igor_S
сообщение Jul 19 2010, 10:39
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 258
Регистрация: 3-08-04
Пользователь №: 434



Когда Вы выбираете компонент на ваделенном нете, открывается окно "Assign Models", сверху - "Buffer Settings", есть для выхода 2 опции - "Output" и "Output Inverted".
Посмотрите, все ли драйверы имеют одинаковые установки
Go to the top of the page
 
+Quote Post
igoris
сообщение Jul 19 2010, 10:49
Сообщение #3





Группа: Новичок
Сообщений: 2
Регистрация: 19-07-10
Пользователь №: 58 504



Проверял, в этом месте всё правильно. Даже если специально поменять их местами, сигнал всё равно инверсный
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 23rd June 2025 - 02:14
Рейтинг@Mail.ru


Страница сгенерированна за 0.01355 секунд с 7
ELECTRONIX ©2004-2016