реклама на сайте
подробности

 
 
> DDR2 High-Performance Controllers II, вопрос
axalay
сообщение Jul 21 2010, 10:15
Сообщение #1


Местный
***

Группа: Свой
Сообщений: 388
Регистрация: 27-02-06
Из: Москва
Пользователь №: 14 759



В user guide для него для “Full-Rate Write” пишут:

The user logic asserts the first write request to row 0 so that row 0 is open before
the next transaction.

В сгенеренном примере я вижу что только для нулевого row это делается. А для остальных этого не надо делать? Я подключаю этот контроллер к ПЛИС, а не к НИУС. Я не могу понять почему это не для всех Row нужно.

Кто юзал-подскажите. Экспериментировать особо неохота
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 3)
DmitryR
сообщение Jul 21 2010, 10:51
Сообщение #2


Профессионал
*****

Группа: Свой
Сообщений: 1 535
Регистрация: 20-02-05
Из: Siegen
Пользователь №: 2 770



Я не знаю, что они имели в виду - этот контроллер не требует определенных последовательностей со стороны пользовательского интерфейса. Другое дело что некоторые последовательности могут быстрее работать, чем другие.
Go to the top of the page
 
+Quote Post
axalay
сообщение Jul 21 2010, 10:55
Сообщение #3


Местный
***

Группа: Свой
Сообщений: 388
Регистрация: 27-02-06
Из: Москва
Пользователь №: 14 759



Цитата(DmitryR @ Jul 21 2010, 14:51) *
Я не знаю, что они имели в виду - этот контроллер не требует определенных последовательностей со стороны пользовательского интерфейса. Другое дело что некоторые последовательности могут быстрее работать, чем другие.


Я так понял что этого можно и не делать? Во черти вводят в заблуждение
Go to the top of the page
 
+Quote Post
warrior-2001
сообщение Jul 25 2010, 08:52
Сообщение #4


Местный
***

Группа: Свой
Сообщений: 375
Регистрация: 9-10-08
Из: Таганрог, Ростовская обл.
Пользователь №: 40 792



Если речь идёт о локальном интерфейсе(не важно, авалон или нет), то пользователь волен писать и читать по произвольным адресам. И не важно row 0 is open or not.
В DDR and DDR2 SDRAM High-Performance и в External Memory Interface Handbook времянки достаточно примитивные. И вводят в заблуждение скорее тем, что показывают кроме локального интерфейса ещё и внутренний, с которым редко кто работает.
Советую запускать встроенные пример с тестбенчем. Там неплохая времянка рисуется, сразу все вопросы должны отпасть.


--------------------
Глупцы игнорируют сложность. Прагматики терпят ее. Некоторые могут избегать ее. Гении ее устраняют.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st July 2025 - 00:57
Рейтинг@Mail.ru


Страница сгенерированна за 0.01363 секунд с 7
ELECTRONIX ©2004-2016