реклама на сайте
подробности

 
 
> Строение Look Up Table, Как внутри устроены таблицы преобразования ПЛИС
bahych
сообщение Dec 8 2011, 10:01
Сообщение #1





Группа: Новичок
Сообщений: 7
Регистрация: 26-09-08
Пользователь №: 40 504



Уважаемые форумчане! Занимаюсь вопросом повышения отказоустойчивости комбинационных схем на ПЛИС. В связи с этим возникла задача докопаться до внутренностей ПЛИС. Хотелось бы понять как внутри устроена и на чем реализуется среднестатистическая таблица преобразования ячейки ПЛИС, например, фирмы Altera. Никакой такой информации в сети не нашел, может быть плохо искал. Буду очень рад любой информации и помощи по этой теме, желательно со ссылками на источники.
Заранее большое спасибо!!!
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
dvladim
сообщение Dec 10 2011, 13:07
Сообщение #2


Знающий
****

Группа: Свой
Сообщений: 654
Регистрация: 24-01-07
Из: Воронеж
Пользователь №: 24 737



Цитата(Boris_TS @ Dec 9 2011, 09:40) *
Внесу маленькую поправочку: для современных Xilinx FPGA не "скорее всего", а точно.
Современных не радиационно-стойкие Xilinx FPGA имеют 6-транзисторные ячейки статического ОЗУ, а радиационно-стойки используют хитрую технологию дублирования транзисторов для повышения стойкости к ионизирующим излучениям (при этом, суть построения ячейки - не меняется).

Ну и я внесу поправочку: дублирование транзисторов (DICE, TMR) добавляет стойкости не к ионизирующим излучениям, а к тяжелым заряженным частицам.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
2 чел. читают эту тему (гостей: 2, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 22nd June 2025 - 01:50
Рейтинг@Mail.ru


Страница сгенерированна за 0.01332 секунд с 7
ELECTRONIX ©2004-2016