реклама на сайте
подробности

 
 
> Динамическое моделирование модулей памяти
fisher
сообщение Apr 4 2006, 08:12
Сообщение #1





Группа: Новичок
Сообщений: 6
Регистрация: 16-02-06
Пользователь №: 14 378



Добрый день. По сути дела это мой первый проект, связанный с ПП и я не совсем представляю план мероприятий по достижению цели. Может вы мне поможете.
Итак задача: имеется некая PCB DDR модуля памяти, она не работает на высоких частотах. Мне необходимо добиться того, чтобы он заработала на высоких частотах. В конечном итоге необходимо оптимизировать длину, взаимное расположение, количество переходных отверстий и т.п. с целью получения проекта, обладающего лучшими характеристиками. Основной цель всего этого является изучение пакета Cadence PSD 15.0.

Хотелось бы услышать ваши комментарии по примерному плану мероприятийsmile.gif
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Paul
сообщение Apr 4 2006, 08:52
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 342
Регистрация: 9-08-04
Из: /home/gentoo
Пользователь №: 470



Прежде всего необходимо правильно поставить задачу, определиться с максимальными частотами, найти модели компонентов. Далее определиться с топологией шин (последовательность, дерево и т.д.), провести моделирование в теории и примерно подобрать согласующие цепи. Определиться с допустимыми задержками. Далее провести трассировку, проверить полученную топологию и, при необходимости, откорректировать согласующие элементы.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 31st July 2025 - 14:12
Рейтинг@Mail.ru


Страница сгенерированна за 0.01383 секунд с 7
ELECTRONIX ©2004-2016