реклама на сайте
подробности

 
 
> Динамическое моделирование модулей памяти
fisher
сообщение Apr 4 2006, 08:12
Сообщение #1





Группа: Новичок
Сообщений: 6
Регистрация: 16-02-06
Пользователь №: 14 378



Добрый день. По сути дела это мой первый проект, связанный с ПП и я не совсем представляю план мероприятий по достижению цели. Может вы мне поможете.
Итак задача: имеется некая PCB DDR модуля памяти, она не работает на высоких частотах. Мне необходимо добиться того, чтобы он заработала на высоких частотах. В конечном итоге необходимо оптимизировать длину, взаимное расположение, количество переходных отверстий и т.п. с целью получения проекта, обладающего лучшими характеристиками. Основной цель всего этого является изучение пакета Cadence PSD 15.0.

Хотелось бы услышать ваши комментарии по примерному плану мероприятийsmile.gif
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
ikar77
сообщение Apr 5 2006, 03:52
Сообщение #2


Частый гость
**

Группа: Свой
Сообщений: 166
Регистрация: 27-09-05
Из: Канада, Торонто
Пользователь №: 9 008



В принципе этот вопрос должен быть описан или в даташите на память или в каком-либо доке производителя этой памяти.

А в принципе необходимо:
- чтобы все дорожки шины данных были одинаковой длины;
- поменьше переходных отверстий по шине данных;
- сlk вроде дифференциальный, поэтому развести его тоже по правилам
- конденсаторы по питанию расставить как положено


--------------------
Не стой на месте, иди, ищи новые тупики!
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 28th July 2025 - 17:59
Рейтинг@Mail.ru


Страница сгенерированна за 0.01412 секунд с 7
ELECTRONIX ©2004-2016