Группа: Участник
Сообщений: 5
Регистрация: 27-02-10
Пользователь №: 55 708
Есть отладочная плата: http://www.altera.com/education/univ/mater...nano-board.html где все I/O Banks запитаны 3.3V. Возможно ли как то реализовать LVDS интерфейс если согласно даташиту используемые при этом банки должны быть запитаны 2.5V ?
Сообщение отредактировал sppol - Feb 8 2012, 15:47
Группа: Участник
Сообщений: 27
Регистрация: 26-01-08
Из: Гусь-Хрустальный - Владимир
Пользователь №: 34 452
Цитата(sppol @ Feb 8 2012, 18:12)
Есть отладочная плата: http://www.altera.com/education/univ/mater...nano-board.html где все I/O Banks запитаны 3.3V. Возможно ли как то реализовать LVDS интерфейс если согласно даташиту используемые при этом банки должны быть запитаны 2.5V ?
LVDS интерфейс оперирует разницей уровней на N и P выводах (дифференциальным напряжением), поэтому возможно реализовать (хотя конечно это неправильно).
Например на Spartan-6 в DC характеристиках (ds162.pdf) LVDS_25, LVDS_33 идут одной строкой VL = 1.25 – 0.125 B, VH = 1.25 + 0.125.
Посмотрите подобные параметры на микросхему которую хотите подсоединять и на ПЛИС.