реклама на сайте
подробности

 
 
> Вопрос к гуру, Как в FPGA выравнивается фронт глобального тактового сигнала ?
a123-flex
сообщение May 18 2012, 12:12
Сообщение #1


Профессионал
*****

Группа: Свой
Сообщений: 1 687
Регистрация: 11-01-05
Из: Москва
Пользователь №: 1 884



В проекте Virtex2 c фаноутом на опорном клоке 1050 цепей skew по отчету составил 240 пс. Клок заведен через bufg. Подскажите, как реализован механизм выравнивания skew на кристале ?
в глобальной матрице ведь нет pll, и если даже просто клок задерживать во всех узлах кроме загруженных, по моему тоже получится хрень. Кроме того, насколько я понимаю процесс выравнивания должен быть динамическим (ведь не все триггеры квадранта в каждом такте щелкают... ) Значит, механзмы синхронизации в матрице должны быть динамическими и реализованными в аналоге ?


--------------------
Если хочешь узнать, что ждет тебя на дороге впереди, спроси у тех, кто возвращается по ней.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 28th June 2025 - 15:50
Рейтинг@Mail.ru


Страница сгенерированна за 0.01348 секунд с 7
ELECTRONIX ©2004-2016