Цитата(TRILLER @ Sep 5 2012, 12:31)

Глянте сигнал "reset", может он всегда в единице висит?
не, нормальный ресет-где-то около 100 нс
Цитата(iosifk @ Sep 5 2012, 12:29)

2. Есть ли дребезг на этих сигналах? Если есть, то сделайте фильтр, 3-5 ступеней, чтобы убрать дребезг.
меня интересуют только биты этих сигналов по отдельности, а какой фильтр Вы имеете ввиду? усреднение-это когда оцифрованный сигнал, а у меня только логические сигналы - 10 бит.
а что такое CQC?
я наверное плохо изъясняюсь. не 2 пятибитных сигнала, а 10 однобитных
Цитата(iosifk @ Sep 5 2012, 12:29)

4. Я такие вещи делаю на программируемом таймере.
а разве у FPGA есть программируемые таймеры?
не пойму, как использовать этот сигнал тап. он пишет - Device not detected и я не могу запустить анализатор
Сообщение отредактировал shide_3 - Sep 5 2012, 11:18