реклама на сайте
подробности

 
 
> Design of 12bit Charge Redistribution SAR ADC
Vladimir1984
сообщение May 14 2006, 20:38
Сообщение #1





Группа: Новичок
Сообщений: 3
Регистрация: 14-05-06
Пользователь №: 17 088



Привет всем!
Я проектирую 12 битный АЦП последовательного приближения (Successive Approximation) на основе параллельного ЦАП на коммутирующих переключателях (Charge Redistribution DAC). Технология 0.18мкм BiCMOS. Проблема в том, что опыта у меня немного, и результаты пока неважные при моделировании технологических разбросов по Monte Carlo в Cadence - интегральная нелинейность более 4LSB. Еще для уменьшения площади кристалла я разбил массива ЦАП на 2 части и добавил аттенюирующий конденсатор, но в такой конфигурации результаты еще хуже. Мне нравиться эта архитектура тем что не нужны отдельные схемы Sample&Hold. Я читал, такие АЦП с разрядностью более 10 бит проектируют с автокалибровкой, триммингом или какими-то алгоритмами цифровой коррекции. Может ли кто-нибудь с более большим опытом подсказать мне как решить эту проблему, или дать ссылку на полезную в этом деле литературу.
Заранее благодарен
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st July 2025 - 02:51
Рейтинг@Mail.ru


Страница сгенерированна за 0.01346 секунд с 7
ELECTRONIX ©2004-2016