реклама на сайте
подробности

 
 
> Микросхема FIFO - IDT72V255LA
Oleg_Viktorovich
сообщение Jul 30 2013, 08:37
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 23
Регистрация: 18-06-13
Пользователь №: 77 204



Работаю с микросхемой IDT72V255LA.
Задача быстро записать данные в память, а затем медленно считать.
При записи в память все работает нормально, устанавливаю WEN > 0, на вход WCLK подаю тактовые импульсы, данные записываю в FIFO. При чтении данных появляются проблемы. Данные не считываются, пока одновременно на вход RCLK не начинаю подавать импульсы и на вход WCLK, хотя в документации сказано, что можно установить REN > 0 , тактировать только вход RCLK и данные будут считываться. Кто сталкивался с такой проблемой???
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Oleg_Viktorovich
сообщение Aug 1 2013, 09:09
Сообщение #2


Участник
*

Группа: Участник
Сообщений: 23
Регистрация: 18-06-13
Пользователь №: 77 204



Цитата
Внимательно изучив Datasheet можно извратиться и заставить работать в асинхронной моде, но зачем?


При записи тактирую высокой частотой, а при чтении тактирую на низкой, чтобы успеть считать микроконтроллером.
Так все таки, под синхронной FIFO подразумевается тактирование WCLK и RCLK одновременно, в отличии от асинхронной?
В чем разница между синхронной и асинхронной FIFO?

Сообщение отредактировал Oleg_Viktorovich - Aug 1 2013, 09:10
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 25th July 2025 - 13:25
Рейтинг@Mail.ru


Страница сгенерированна за 0.01376 секунд с 7
ELECTRONIX ©2004-2016