реклама на сайте
подробности

 
 
> JESD204B, прошу дать совет
shide_3
сообщение Sep 6 2013, 08:46
Сообщение #1


Местный
***

Группа: Участник
Сообщений: 314
Регистрация: 27-04-10
Пользователь №: 56 923



здравствуйте. задал вопрос в ветке по интерфейсам, решил продублировать тему здесь.
есть такой интерфейс , набирающий популярность в коннекте скоростных АЦП и ПЛИС. основная загвоздка - это платное ядро JESD204 для Xilinx ISE, которое стоит около 10000 уе. что очень плохо, поскольку у Хилинха много отладочных плат с FMC разъемом для присоединения плат АЦП. у Альтеры вроде это ядро входит в стандартный пакет последних версий Куартуса (не проверял и не знаю, есть ли в web edition). но у альтеры нет подобных плат с FMC разъемом.
основная начальная идея- это взять две готовые отладочные платы (с ацп и плис) и работать с ними, естественно, меняя прошивку плис под себя
юзал ли кто ацп и/или плис с этим интерфейсом и что может посоветовать?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
rsv
сообщение Sep 6 2013, 20:30
Сообщение #2


Частый гость
**

Группа: Свой
Сообщений: 119
Регистрация: 16-07-07
Из: Тула
Пользователь №: 29 160



Там есть довольно большая кучка подводных камней. То ядро, что продается за 10 к$ настроено на битрейт 3.25 гбод с опорой 156.25 ( или 2.5 с опорой 125 мгц). Чтобы перенастроить на другой битрейт нужно приложить немного усилий. Вот тут самое интересное и начинается. В доках от ацп и корки указано, что тактовую частоту необходимо использовать в качестве опорной для pll mgt . Таки вот, не для всех опорных частот это возможно. Следующий пример: есть ацп с частотой дискретизации 40 мгц. Оно формирует битрейт 800 мбит/с ( см доки на ацп и стандарт jesd) . Если взять gtx wizard из coregen , то можно увидеть, что для подобного битрейта опору 40 мгц использовать нельзя sad.gif это происходит из-за того, что для разных опорных частот прескалер pll mgt имеет разное значение, и диапазоны там довольно узкие ( около 20 мгц). Дополнительный бонус имеем от ацп. Обратите внимание на диапазон тактовых частот, допустим, 80 мгц АЦП. Он составляет 60-80 мгц, те с опорой 40 мгц внутренняя pll ацп не залочится. Вот такие дела, поправьте меня если я не прав... Советую вам использовать ацп с последовательным lvds выходом от компании ti. Там своих тараканов хватает, но это победимо с небольшими затратами времени

Кстати, отладочных плат на оба варианта ацп хватает. И под fmc hpcи под fmc lpc, и есть переходники , если отладка ацп отличается от fmc. На сайте xilinx в разделе отладок про все это можно найти
Go to the top of the page
 
+Quote Post
shide_3
сообщение Sep 9 2013, 08:50
Сообщение #3


Местный
***

Группа: Участник
Сообщений: 314
Регистрация: 27-04-10
Пользователь №: 56 923



Цитата(rsv @ Sep 6 2013, 23:30) *
Там есть довольно большая кучка подводных камней. То ядро, что продается за 10 к$ настроено на битрейт 3.25 гбод с опорой 156.25 ( или 2.5 с опорой 125 мгц). Чтобы перенастроить на другой битрейт нужно приложить немного усилий. Вот тут самое интересное и начинается. В доках от ацп и корки указано, что тактовую частоту необходимо использовать в качестве опорной для pll mgt . Таки вот, не для всех опорных частот это возможно. Следующий пример: есть ацп с частотой дискретизации 40 мгц. Оно формирует битрейт 800 мбит/с ( см доки на ацп и стандарт jesd) . Если взять gtx wizard из coregen , то можно увидеть, что для подобного битрейта опору 40 мгц использовать нельзя sad.gif это происходит из-за того, что для разных опорных частот прескалер pll mgt имеет разное значение, и диапазоны там довольно узкие ( около 20 мгц). Дополнительный бонус имеем от ацп. Обратите внимание на диапазон тактовых частот, допустим, 80 мгц АЦП. Он составляет 60-80 мгц, те с опорой 40 мгц внутренняя pll ацп не залочится. Вот такие дела, поправьте меня если я не прав... Советую вам использовать ацп с последовательным lvds выходом от компании ti. Там своих тараканов хватает, но это победимо с небольшими затратами времени

Кстати, отладочных плат на оба варианта ацп хватает. И под fmc hpcи под fmc lpc, и есть переходники , если отладка ацп отличается от fmc. На сайте xilinx в разделе отладок про все это можно найти

у меня частота будет 250 мгц. а что, обязательно именно ее использовать в качестве опорной? я считал что главное то что будет на выходе...
в любом случае, придется думать что то другое. 10к баксов пока нам не по карману..

кстати, установил Куартус 12 веб эдишен, и там что-то похоже нет этой JESD корки.. может она есть только в subscription версиях?..
и вообще там поддерживается только Cyclone V, когда у Хилинха поддерживаются по-моему все кристаллы, только с органичением кода.


Сообщение отредактировал shide_3 - Sep 9 2013, 08:55
Go to the top of the page
 
+Quote Post
Corner
сообщение Sep 9 2013, 09:12
Сообщение #4


Профессионал
*****

Группа: Участник
Сообщений: 1 072
Регистрация: 11-12-12
Пользователь №: 74 815



Цитата(shide_3 @ Sep 9 2013, 12:50) *
у меня частота будет 250 мгц. а что, обязательно именно ее использовать в качестве опорной? я считал что главное то что будет на выходе...
в любом случае, придется думать что то другое. 10к баксов пока нам не по карману..

кстати, установил Куартус 12 веб эдишен, и там что-то похоже нет этой JESD корки.. может она есть только в subscription версиях?..
и вообще там поддерживается только Cyclone V, когда у Хилинха поддерживаются по-моему все кристаллы, только с органичением кода.


По идее ваш jesd204 это обычный lvds c 8/10. Стандартный GTP должен подходить. Алгоритм дескремблирования тоже несложен. Проще чем в Ethernet.
Go to the top of the page
 
+Quote Post

Сообщений в этой теме
- shide_3   JESD204B   Sep 6 2013, 08:46
- - Raven   Вроде как наловчились делать переходные платки FMC...   Sep 6 2013, 09:36
- - litv   А причем здесь именно стандарт JESD204? Чисто если...   Sep 6 2013, 10:09
|- - shide_3   Цитата(litv @ Sep 6 2013, 13:09) А причем...   Sep 6 2013, 12:19
- - litv   А частота то у Вас какая запланирована тогда?   Sep 6 2013, 12:32
||- - shide_3   Цитата(Corner @ Sep 9 2013, 12:12) По иде...   Sep 9 2013, 10:06
||- - Corner   Цитата(shide_3 @ Sep 9 2013, 14:06) вряд ...   Sep 9 2013, 10:59
||- - shide_3   Цитата(Corner @ Sep 9 2013, 13:59) Читайт...   Sep 9 2013, 11:20
||- - Corner   Цитата(shide_3 @ Sep 9 2013, 15:20) а в ч...   Sep 9 2013, 19:31
|- - rsv   Цитата(shide_3 @ Sep 9 2013, 12:50) у мен...   Sep 9 2013, 15:26
- - litv   При частоте 250 МГц ничего особенного типа JESD и ...   Sep 9 2013, 10:30
|- - alexadmin   Цитата(litv @ Sep 9 2013, 14:30) При част...   Sep 9 2013, 10:40
- - litv   У нас с Вами (shide_3) одинаковая задача - работа ...   Sep 9 2013, 11:21
|- - shide_3   Цитата(litv @ Sep 9 2013, 14:21) У нас с ...   Sep 9 2013, 11:37
|- - dmitry-tomsk   Цитата(shide_3 @ Sep 9 2013, 15:37) видим...   Sep 9 2013, 12:21
- - shide_3   спасибо большое всем ответившим. выбор предстоит е...   Sep 11 2013, 07:42


Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 23rd July 2025 - 23:45
Рейтинг@Mail.ru


Страница сгенерированна за 0.01397 секунд с 7
ELECTRONIX ©2004-2016