Цитата(MikeSchir @ Oct 3 2013, 14:38)

Зачем такие задержки? Эта микросхема "не любит" больших времён. Интересно её использовать на частотах (значительно) за 100кГц. Может быть поэтому и такие разбросы?
Что-то великоваты резисторы, уменьшить бы в несколько раз. Да и МОПов под такие задержки уже не найти, наверное. Пришлось бы ставить дополнительные конденсаторы параллельно сток-исток для правильной работы преобразователя с ZVS.
Источник 2 кВт, потому даже 100 кГц считаю великоватой. Может не прав, надо будет кпд посмотреть взависимости от частоты.
Дело в том, что на нагрузке 10% и меньше транзисторы выключаются довольно медленно, и даже при задержке в 700 nS наблюдается заметный всплеск тока при включении противоположного транзистора в стойке. Диапазон изменения задержки маловат, со всеми запасами получается гораздо меньше 4, обещанных в даташите.
Да, транзисторы SPW55N80, возможно тяжеловаты для такого источника.
Цитата(MikeSchir @ Oct 3 2013, 17:32)

Интересно! А вот тут:
http://www.ti.com/lit/ug/sluu109b/sluu109b.pdf вообще по выходам DELAB и DELCD разные номиналы резисторов стоят (слишком разные). Мы такого не делали. Надо подумать.
Стойка АВ замыкающая, а CD размыкающая. Потому чисто теоретически задержка в АВ должна быть меньше, поскольку при переключении стойки АВ меньше энергии остаётся в обмотке рассеивания для поддержания условий переключения в нуле.
Я так думаю.