Цитата(olegras @ Mar 12 2014, 10:13)

Поздравляю.
Синтезатор больше не ругается? Например на то что в Вашем коде не определено:
1. Что подается на входы DATA_IN_IM модуля MDO
2. Куда подается клоковый сигнал clk_from_adc с выхода ibufds_clk_inst
3. куда соединены входы data_n (в UCF)
Проект большой я сократил, что бы не путать вас.
В целом с АЦП поступают данные и часы, через фифо часы согласовываются и весь проект далее работает на внитриплисовой частоте, после фильтрации сигнала и вычисления БПФ, полученные данные поступают на Ethernet(100) и передаются на комп. Первоначально проект работал на ура, но вдруг потребовалось изменить логику с 1.8 на 3.3 и тут возникла эта ошибка. Но по выше указанным рекомендациям, я в клокменеджере пропустил входной клок и клоки АЦП через BUFG все заработал. Как-то так) Прошу прощения за некоторое недопонимание с моей стороны, но писал в перерывах между работой