XP1 я вообще не знаю, зачем... на RTCK подтяжки не положены, на RTCK полезен может быть последовательный резистор 27..33 ом, но не подтяжка. XP2 - она JTAG не касается, опять же, надо смотреть, куда она там в схеме в конце концов идет.
Что касается подтягивания пинов 17 и 19 - то пин 17 (DBGRQ) является входом для таргета, и соотв., если не задействован, то и подтягивать его никуда не надо, оставлять висячим. Пин 19 (DBGACK) можно подтянуть к нулю, можно и жестко, не обязательно через резистор, можно и оставить висящим, он в современных системах не используется все равно. Эти все нюансы, видимо, от непонимания назначения сигналов у автора этой схемы.
Выводы 1 и 2 - VTREF и VDD - это сигнал, определяющий уровни сигналов на пинах JTAG, и цепь питания для эмулятора, им по статусу положено быть заведенными на 3.3, если уровни 3.3-вольтовые.
|