реклама на сайте
подробности

 
 
> Spartan 6 LX25, Clock с ядра ПЛИС
likeasm
сообщение Apr 28 2014, 12:21
Сообщение #1


Частый гость
**

Группа: Участник
Сообщений: 156
Регистрация: 15-04-10
Пользователь №: 56 673



Подскажите можно ли подать частоту с ядра FPGA, без внешнего генератора? Просмотрел UG382, английским не сильно владею, но как понял там PLL тактируется от внешнего сигнала. Учусь писать на Verilog, подскажите где покапать описание и примеры работы с PLL на Verilog для данной ситуации.
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
likeasm
сообщение Apr 29 2014, 08:04
Сообщение #2


Частый гость
**

Группа: Участник
Сообщений: 156
Регистрация: 15-04-10
Пользователь №: 56 673



Цитата(Alex77 @ Apr 29 2014, 10:32) *
Внутри ПЛИС Xilinx генераторов опорной частоты нет. Наличие внешней тактовой обязательно в 99.99999 % случаев.

Я предполагал такой ответ, спасибо. Буду подбирать внешний генератор.
Go to the top of the page
 
+Quote Post
Timmy
сообщение Apr 29 2014, 08:28
Сообщение #3


Знающий
****

Группа: Участник
Сообщений: 835
Регистрация: 9-08-08
Из: Санкт-Петербург
Пользователь №: 39 515



Цитата(likeasm @ Apr 29 2014, 12:04) *
Я предполагал такой ответ, спасибо. Буду подбирать внешний генератор.

Вообще-то решение есть: примитив STARTUP_SPARTAN6, выход CFGMCLK, только его частота не очень стабильна, там где-то+-20% допуск.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 23rd July 2025 - 22:22
Рейтинг@Mail.ru


Страница сгенерированна за 0.01369 секунд с 7
ELECTRONIX ©2004-2016