реклама на сайте
подробности

 
 
> Xilinx ChipScope
NSergeevich
сообщение Apr 13 2015, 15:59
Сообщение #1


Частый гость
**

Группа: Участник
Сообщений: 102
Регистрация: 21-01-15
Пользователь №: 84 716



Вопрос тем, кто работал с ChipScop-ом.
Написал простой код на верилоге который первые 10ms выдает 0, а после этого идет 1-ца.
Хочу посмотреть на ChipScope все ли правильно выполняется.
Но, ChipScope показывает с того момента когда идет уже 1-ца.
Как настроить ChipScope, чтобы он начинал показывать данные с самого первого клока? (и соответственно я увидел бы вот эти 10мс нуля)
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
iosifk
сообщение Apr 13 2015, 18:20
Сообщение #2


Гуру
******

Группа: Модераторы
Сообщений: 4 011
Регистрация: 8-09-05
Из: спб
Пользователь №: 8 369



Цитата(NSergeevich @ Apr 13 2015, 18:59) *
Вопрос тем, кто работал с ChipScop-ом.
Написал простой код на верилоге который первые 10ms выдает 0, а после этого идет 1-ца.
Хочу посмотреть на ChipScope все ли правильно выполняется.
Но, ChipScope показывает с того момента когда идет уже 1-ца.
Как настроить ChipScope, чтобы он начинал показывать данные с самого первого клока? (и соответственно я увидел бы вот эти 10мс нуля)

Я думаю, что дело не в этом. В примитивах есть glbl.v и без нее никакой проект с блочной памятью не симулируется...
c:\Xilinx\14.7\ISE_DS\ISE\verilog\src\glbl.v
Так вот, когда залезете туда внутрь, то увидите, что там есть огромная задержка,
ROC_WIDTH = 100000 ps
которая происходит при запуске проекта. И до тех пор, пока там не обнулятся вот эти:
GSR_int = 1'b0;
PRLD_int = 1'b0;
То память работать не будет. А значит и ChipScop тоже...


--------------------
www.iosifk.narod.ru
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 23rd August 2025 - 06:55
Рейтинг@Mail.ru


Страница сгенерированна за 0.01286 секунд с 7
ELECTRONIX ©2004-2016