реклама на сайте
подробности

 
 
> Разводка тактового сигнала, выход clock ALTERA к двум SDRAM
hardgame
сообщение Nov 6 2015, 22:26
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 25
Регистрация: 15-08-12
Из: Украина
Пользователь №: 73 140



Необходимо с выхода PLL_OUT cyclone подать clock на две SDRAM, частота 80 МГЦ. В целях экономии отказался использовать clock buffer. Нужно правильно выбрать согласование выхода cyclone и тактовых входов sdram. Расположение элементов SDRAM предполагается вблизи циклона, максимальная длина проводника 3-4 см. Прочитал про решения с волновым сопротивлением, но опять же при изготовлении ПП дополнительные требования будут учтены в цене, хочется избежать этого. На ум пока приходит установить последовательно резисторы к каждой sdram чтоб уменьшить отражение. Прошу помочь с правильным решением?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Alex11
сообщение Nov 7 2015, 09:37
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 2 106
Регистрация: 23-10-04
Из: С-Петербург
Пользователь №: 965



При 80 МГц можно не заморачиваться, но если делать по уму, то лучше не звездой разводить, а последовательно на две SDRAM. Резистор согласования вдоль поставить. Шину адреса развести в той же последовательности, что и клок для минимизации разницы между клоком и адресом на каждой памяти (это если там общий адрес). Если SDRAM совсем независимые, только клок общий, тогда, может быть, и звездой с индивидуальным согласующим резистором в каждой линии около выхода ПЛИС.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 31st July 2025 - 01:30
Рейтинг@Mail.ru


Страница сгенерированна за 0.01349 секунд с 7
ELECTRONIX ©2004-2016