реклама на сайте
подробности

 
 
> Синусоидальный тактовый сигнал
Alexxxxey
сообщение Nov 27 2015, 17:01
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 20
Регистрация: 21-09-13
Из: Санкт-Петербург
Пользователь №: 78 418



Подскажите, пожалуйста, можно ли использовать в качестве тактового сигнала для Altera FPGA (Cyclone 4) дифференциальный синусоидальный сигнал?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Alexxxxey
сообщение Jan 28 2016, 09:22
Сообщение #2


Участник
*

Группа: Участник
Сообщений: 20
Регистрация: 21-09-13
Из: Санкт-Петербург
Пользователь №: 78 418



Цитата(Dmitriyspb @ Dec 29 2015, 09:09) *
Если у Вас 3.3 Вольта логика, то как вы собираетесь туда засунуть сигнал от -1 до 1 Вольта с размахом 2 Вольта. Сама форма сигнала укладывающегося в 3.3 Вольта не так критична как его джитер.

Вывод: Вам нужно сместить сигнал в область положительных напряжений и нуля, затем адаптировать под вашу логику. Современные ПЛИС поддерживают дифференциальные интерфейсы в том числе и дифференциальные глобальные тактовые вводы.

О каких частотах идет речь?


То есть если согласовать синус по уровню, например, для логики 3.3В. То можно ли будет подать сигнал прямо на ПЛИС или все равно лучше преобразовать в меандр?

Частота 40 МГц
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
2 чел. читают эту тему (гостей: 2, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 31st July 2025 - 13:44
Рейтинг@Mail.ru


Страница сгенерированна за 0.01375 секунд с 7
ELECTRONIX ©2004-2016