реклама на сайте
подробности

 
 
> Устройство выборки-хранения
Yura_K
сообщение Aug 9 2006, 16:38
Сообщение #1


Частый гость
**

Группа: Свой
Сообщений: 185
Регистрация: 5-05-06
Из: Ekaterinburg, Russia
Пользователь №: 16 821



Имеется следующая схема:

Прикрепленное изображение

на вход подается сигнал следующего вида:

Прикрепленное изображение

Принцип работы следующий (как я понял). Ключ S1 изначально разомкнут, S2 замкнут, на выходе схемы 0 В. На время, когда ожидается сигнал, ключ S2 размыкается. Когда сигнал превысит Uоп, конденсатор начинает заряжаться, как только сигнал опять станет меньше Uоп, S1 замыкется и схема переходит в режим хранения. По окончании считывания уровня на выходе схемы, размыкается S1 и замыкается ключ S2, на выходе схемы опять 0 В. В качестве ключей использован ADG202. Вопрос в следующем: в режиме хранения уровень напряжения на выходе постепенно снижается. Каким образом можно уменьшить снижение уровня, можно ли сделать так, чтобы уровень вообще не снижался?


--------------------
Чудес не бывает - бывает мало знаний и опыта!
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Tanya
сообщение Aug 10 2006, 08:49
Сообщение #2


Гуру
******

Группа: Модераторы
Сообщений: 8 752
Регистрация: 6-01-06
Пользователь №: 12 883



Цитата(Yura_K @ Aug 9 2006, 20:38) *
Имеется следующая схема:

Прикрепленное изображение

на вход подается сигнал следующего вида:

Прикрепленное изображение

Принцип работы следующий (как я понял). Ключ S1 изначально разомкнут, S2 замкнут, на выходе схемы 0 В. На время, когда ожидается сигнал, ключ S2 размыкается. Когда сигнал превысит Uоп, конденсатор начинает заряжаться, как только сигнал опять станет меньше Uоп, S1 замыкется и схема переходит в режим хранения. По окончании считывания уровня на выходе схемы, размыкается S1 и замыкается ключ S2, на выходе схемы опять 0 В. В качестве ключей использован ADG202. Вопрос в следующем: в режиме хранения уровень напряжения на выходе постепенно снижается. Каким образом можно уменьшить снижение уровня, можно ли сделать так, чтобы уровень вообще не снижался?

То, что на схеме, называется дифференциальным интегратором. Сигнал на выходе - интеграл разности входов, а не то, что Вы думаете.

Сообщение отредактировал Tanya - Aug 10 2006, 08:50
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 22nd July 2025 - 04:10
Рейтинг@Mail.ru


Страница сгенерированна за 0.01346 секунд с 7
ELECTRONIX ©2004-2016