реклама на сайте
подробности

 
 
> Моделирование трассировки ВЧ-части платы
m@xim
сообщение Aug 24 2016, 13:33
Сообщение #1


Частый гость
**

Группа: Участник
Сообщений: 88
Регистрация: 4-06-08
Из: Москва
Пользователь №: 38 063



Здравствуйте!

Подскажите, пожалуйста, возможно ли моделировать текущую топологию вч-части платы (микрополоск"и, изгиб линии, зазоры между линиями и сосредоточенными элементами и так далее) для ее дальнейшей оптимизации?

Может быть есть пакеты, которые позволяют импортировать проекты в формате pcb и анализировать их, может быть доступны еще какие-нибудь варианты?

Заранее спасибо!
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
KSANDER
сообщение Aug 25 2016, 11:28
Сообщение #2





Группа: Участник
Сообщений: 14
Регистрация: 28-03-08
Пользователь №: 36 297



Добрый день.
Посмотрите в сторону ADS.
https://community.keysight.com/community/ke...rf-board-design

Хотя если у Вас основной уклон на анализ именно топологии без реальных моделей сосредоточенных элементов, то проще в Genesys.

Сообщение отредактировал KSANDER - Aug 25 2016, 11:36
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 29th July 2025 - 20:53
Рейтинг@Mail.ru


Страница сгенерированна за 0.01352 секунд с 7
ELECTRONIX ©2004-2016