реклама на сайте
подробности

 
 
> память RAM и ROM, Работа с памятью
SolarGuy8
сообщение Oct 10 2017, 17:43
Сообщение #1





Группа: Участник
Сообщений: 6
Регистрация: 10-10-17
Пользователь №: 99 699



Нужно написать программу (на Verilog)или нарисовать схему (в Quartus), которая записывает значение в память RAM, а затем переносит это значение в память ROM и выводит его. Очень нужна ваша помощь!
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
predator
сообщение Oct 13 2017, 10:15
Сообщение #2


Участник
*

Группа: Участник
Сообщений: 46
Регистрация: 30-04-09
Из: Ростов-на-Дону
Пользователь №: 48 505



Цитата(x736C @ Oct 13 2017, 04:26) *
Стоит поделиться кодом, чтобы можно было вам помочь. Так трудно сказать с уверенностью.

Код
library IEEE;
use IEEE.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
use ieee.std_logic_arith.all;

entity mem_buf_kadr is
    port
        (
        -- in side
        DIN             : in     std_logic_vector (15 downto 0);
        WR             : in     std_logic;
        clk_in        : in std_logic;
        adr_str_in     : std_logic_vector (8 downto 0);
        --- out side
        clk_out        : in std_logic;
        DOUT             : out std_logic_vector (15 downto 0);
        adr_str_out    : in std_logic_vector (8 downto 0);
        adr_col_out    : in std_logic_vector (8 downto 0);
        -- debug
        deb_dat    : out std_logic_vector (7 downto 0)
        );
end mem_buf_kadr;

architecture mem_buf_kadr_a of mem_buf_kadr is
    -- signal
    
    signal ct_pix: std_logic_vector(8 downto 0):=(others=>'0');
    signal adr_col_in: std_logic_vector(8 downto 0):=(others=>'0');
    signal wrz,wr0,wr1,wr2: std_logic;
    signal DOUT0,DOUT1,DOUT2: std_logic_vector(15 downto 0):=(others=>'0');
    
    component block_ozu IS
    PORT
    (
        data            : IN STD_LOGIC_VECTOR (15 DOWNTO 0);
        rdaddress    : IN STD_LOGIC_VECTOR (8 DOWNTO 0);
        rdclock        : IN STD_LOGIC;
        wraddress    : IN STD_LOGIC_VECTOR (8 DOWNTO 0);
        wrclock        : IN STD_LOGIC  := '1';
        wren            : IN STD_LOGIC  := '0';
        q                : OUT STD_LOGIC_VECTOR (15 DOWNTO 0)
    );
END component;

begin
    
u0:block_ozu
port map (
        
        rdaddress (8 downto 0)    =>adr_col_out,
        rdclock                        =>clk_out,
        q                                =>DOUT0,
        
        data                            => "0010000000000000",--DIN,
        wraddress(8 downto 0)    =>adr_col_in,
        wrclock                        =>clk_out,
        wren                            =>WR
        
        );
        
--u1:ram_kadr
--port map (
--        data            =>DIN,
--        rdaddress (8 downto 0)=>adr_col_out,
--        rdaddress (15 downto 9)=>adr_str_out(6 downto 0),
--        rdclock    =>clk_out,
--        
--        wraddress    (8 downto 0)=>adr_col_in,
--        wraddress    (15 downto 9)=>adr_str_in(6 downto 0),
--        wrclock        =>clk_out,
--        wren            =>WR1,
--        q                =>DOUT1
--        );

--u2:ram_kadr
--port map (
--        data            =>DIN,
--        rdaddress (8 downto 0)=>adr_col_out,
--        rdaddress (15 downto 9)=>adr_str_out(6 downto 0),
--        rdclock    =>clk_out,
--    
--        wraddress    (8 downto 0)=>adr_col_in,
--        wraddress    (15 downto 9)=>adr_str_in(6 downto 0),
--        wrclock        =>clk_out,
--        wren            =>WR2,
--        q                =>DOUT2
--        );


    process (clk_in)
    begin
        if (clk_in'event and clk_in='1') then
            if wr='1' then
                if ct_pix="101111111" then
                    ct_pix<=(others=>'0');
                else -- ct_pix="101111111"
                    ct_pix<=ct_pix+1;
                end if; -- ct_pix="101111111"
            end if; --wr=1
            --wrz<=wr;
        end if; --(clk'event and clk='1')
    end process;
    adr_col_in<=ct_pix;    

--wr0<=wr and (not adr_str_in(8)) and (not adr_str_in(7));
--wr1<=wr and (not adr_str_in(8)) and (adr_str_in(7));
--wr2<=wr and (adr_str_in(8)) and (not adr_str_in(7));

process (clk_out)
begin
  if (clk_out'event and clk_out='1') then
    if (adr_str_out(8 downto 7)="00") then
     DOUT<=DOUT0;
     elsif (adr_str_out(8 downto 7)="01") then
     DOUT<="0000000000000000";--DOUT1;
     else
     DOUT<="0000000000000000";--DOUT2;
     end if; -- adr_str_out
     end if; --clk
end process;
    
    deb_dat<=adr_col_in(8 downto 1);
            
end mem_buf_kadr_a;

проверяю в железе, в симуляторе всё красиво.
память двухклоковая, если верить датащиту Read first и write first вообще не существует, может быть параметр на тему что читать old data или Don’t Care, да и то такую настройку у генератора я не нашел...
P.S. первый раз с квартусом развлекаюсь, у меня 15.1
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st August 2025 - 05:32
Рейтинг@Mail.ru


Страница сгенерированна за 0.01387 секунд с 7
ELECTRONIX ©2004-2016