реклама на сайте
подробности

 
 
> гигабитный поток по LVDS c ПЛИС на ПЛИС на расстояние до 20 метров
RoadRunner
сообщение Jul 19 2018, 07:46
Сообщение #1


Частый гость
**

Группа: Участник
Сообщений: 136
Регистрация: 13-05-11
Пользователь №: 64 972



Всем доброго времени суток.

Собственно, нужно наладить прием/передачу по LVDS между двумя платами с Cyclone V. Скорость до 1 Гбит/с, расстояние до 20 метров.

Мне видятся два варианта:

- использовать Dedicated Tranceiver. Будет одна витая пара. Тут проблема в том, что для меня это зверь неизвестный и неизвестно сколько там будет глюков и подводных камней при его отладке. В этой связи хотелось бы послушать опытных в его использовании людей.

- прокинуть две витые пары под данные и под клок. Использовать либо готовое решение сериализатора/десериализатора в виде мегафункций ALTLVDS_TX/RX, либо самому это сделать на обычной внутренней PLL (ALT_PLL) и сдвиговых регистрах.

Мне больше всего нравится последний вариант - сделать все самому - по причине его прозрачности для меня как для разработчика. И если уж в этом случае исправлять глюки, то в основном свои, а не альтеровских разрабов. Вопрос в том, насколько это вообще реально, нормально выделить и подстроить под данные клок PLLкой на приемной стороне без применения оптимизированных dedicated блоков на таких скоростях и расстояниях.

Буду благодарен за советы.
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
blackfin
сообщение Jul 20 2018, 07:41
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 3 106
Регистрация: 18-04-05
Пользователь №: 4 261



Цитата(RoadRunner @ Jul 19 2018, 10:46) *
Собственно, нужно наладить прием/передачу по LVDS между двумя платами с Cyclone V. Скорость до 1 Гбит/с, расстояние до 20 метров.

Вы бы хотя бы указали, что за Cyclone V на ваших платах? Там же три варианта этих Cyclone V: Cyclone V E, Cyclone V GX и Cyclone V GT.

Может, у вашего Cyclone V есть не занятый PCIe, а вы тут внешние трансиверы сочиняете.. biggrin.gif
Go to the top of the page
 
+Quote Post
RoadRunner
сообщение Jul 20 2018, 09:00
Сообщение #3


Частый гость
**

Группа: Участник
Сообщений: 136
Регистрация: 13-05-11
Пользователь №: 64 972



Цитата(blackfin @ Jul 20 2018, 10:41) *
Вы бы хотя бы указали, что Cyclone V на ваших платах? Там же три варианта этих Cyclone V: Cyclone V E, Cyclone V GX и Cyclone V GT.

Так я и думаю, какой поставить biggrin.gif Пока еще никакого нет. Пока вообще все на Blackfin пашет.

А в плане PCIe.. я конечно с ним не работал и наверняка чего-то не знаю, но он у меня ассоциируется с чем-то большим и распараллеленным типа слота в системном блоке под видеокарту biggrin.gif А у меня то тут четыре витые пары на прием/передачу и плата с пол спичечного коробка) Ну короче, я вообще себе это не представляю)

Сообщение отредактировал RoadRunner - Jul 20 2018, 09:02
Go to the top of the page
 
+Quote Post
RobFPGA
сообщение Jul 20 2018, 09:31
Сообщение #4


Профессионал
*****

Группа: Свой
Сообщений: 1 214
Регистрация: 23-12-04
Пользователь №: 1 643



Приветствую!
Цитата(RoadRunner @ Jul 20 2018, 12:00) *
Так я и думаю, какой поставить biggrin.gif Пока еще никакого нет. Пока вообще все на Blackfin пашет.

А в плане PCIe.. я конечно с ним не работал и наверняка чего-то не знаю, но он у меня ассоциируется с чем-то большим и распараллеленным типа слота в системном блоке под видеокарту biggrin.gif А у меня то тут четыре витые пары на прием/передачу и плата с пол спичечного коробка) Ну короче, я вообще себе это не представляю)
А у Вас и вариантов то всего 2 - либо классический LVDS минимум 3-4 пары (клок и 2x500 Mb или 3х333) или гигабитный линк с внешним (типа TLK) либо внутренним в FPGA трансмиттером.

В первом случае для "экономного" варианта можно попробовать hdmi кабель с разъемами использовать - как раз 4 пары sm.gif.

Удачи! Rob.


Go to the top of the page
 
+Quote Post
blackfin
сообщение Jul 20 2018, 09:35
Сообщение #5


Гуру
******

Группа: Свой
Сообщений: 3 106
Регистрация: 18-04-05
Пользователь №: 4 261



Цитата(RobFPGA @ Jul 20 2018, 12:31) *
... либо классический LVDS минимум 3-4 пары (клок и 2x500 Mb или 3х333) ..

ТС желал полный дуплекс, а потому 2 клока и 2х2х500 Mb..
Цитата(RoadRunner @ Jul 19 2018, 16:17) *
Под определенный кабель делаю - четыре витых пары. Для полного дуплекса.
Go to the top of the page
 
+Quote Post
RobFPGA
сообщение Jul 20 2018, 09:40
Сообщение #6


Профессионал
*****

Группа: Свой
Сообщений: 1 214
Регистрация: 23-12-04
Пользователь №: 1 643



Приветствую
Цитата(blackfin @ Jul 20 2018, 12:35) *
ТС желал полный дуплекс, а потому 2 клока и 2х2х500 Mb..
Второй клок не обязателен - от одного прекрасно работает.
У меня был проект Clk,1x500 в одну сторону и 2x500 в другую.
Удачи! Rob.
Go to the top of the page
 
+Quote Post

Сообщений в этой теме
- RoadRunner   гигабитный поток по LVDS c ПЛИС на ПЛИС на расстояние до 20 метров   Jul 19 2018, 07:46
- - warrior-2001   Приветствую. Если на обеих платах одинаковые исто...   Jul 19 2018, 08:49
|- - RoadRunner   Цитата(warrior-2001 @ Jul 19 2018, 11...   Jul 19 2018, 09:30
|- - RobFPGA   Приветствую! Цитата(RoadRunner @ Jul 19 2...   Jul 19 2018, 11:42
- - Leka   В даташитах много маркетинга, особенно для дешевых...   Jul 19 2018, 09:55
- - AVR   Цитата(RoadRunner @ Jul 19 2018, 10:46) С...   Jul 19 2018, 12:04
|- - RobFPGA   Приветствую! Цитата(AVR @ Jul 19 2018, 15...   Jul 19 2018, 12:11
|- - TRILLER   Цитата(RobFPGA @ Jul 19 2018, 15:11) Если...   Jul 19 2018, 13:28
||- - RobFPGA   Приветствую! Цитата(TRILLER @ Jul 19 2018...   Jul 19 2018, 13:39
|- - RoadRunner   Цитата(RobFPGA @ Jul 19 2018, 15:11) Прив...   Jul 19 2018, 13:32
||- - blackfin   Цитата(RoadRunner @ Jul 19 2018, 16:32) А...   Jul 19 2018, 13:52
|- - AVR   Цитата(RobFPGA @ Jul 19 2018, 15:11) Если...   Jul 19 2018, 14:36
|- - Leka   Цитата(AVR @ Jul 19 2018, 17:36) И можно ...   Jul 19 2018, 14:44
||- - blackfin   Цитата(Leka @ Jul 19 2018, 17:44) 1 Гбит/...   Jul 19 2018, 14:47
|- - RobFPGA   Приветствую! Цитата(AVR @ Jul 19 2018, 17...   Jul 19 2018, 15:30
- - Leka   Кстати, если мало кабелей, почему витая пара, а не...   Jul 19 2018, 12:32
- - RoadRunner   Цитата(RobFPGA @ Jul 19 2018, 14:42) Проп...   Jul 19 2018, 13:17
- - Volkov   Цитата(RoadRunner @ Jul 19 2018, 10:46) В...   Jul 19 2018, 14:24
- - Leka   1нс полупериод.   Jul 19 2018, 14:52
|- - blackfin   Цитата(Leka @ Jul 19 2018, 17:52) 1нс пол...   Jul 19 2018, 14:58
- - Leka   NRZ (и тп) сигнала.   Jul 19 2018, 15:19
|- - blackfin   Цитата(Leka @ Jul 19 2018, 18:19) NRZ (и ...   Jul 19 2018, 15:20
|- - Leka   Цитата(blackfin @ Jul 19 2018, 18:20) Мож...   Jul 19 2018, 15:42
- - warrior-2001   Если речь все же вести о скоростных приемопередатч...   Jul 19 2018, 15:40
- - RoadRunner   Цитата(Volkov @ Jul 19 2018, 17:24) А есл...   Jul 19 2018, 17:42
|- - Volkov   Цитата(RoadRunner @ Jul 19 2018, 20:42) П...   Jul 19 2018, 18:30
||- - Leka   Цитата(Volkov @ Jul 19 2018, 21:30) DS30B...   Jul 19 2018, 19:29
||- - dtmf73   Добрый день. Есть решение - CoaXPress. EQCO62R20....   Jul 20 2018, 04:54
|- - RobFPGA   Приветствую! Цитата(RoadRunner @ Jul 19 2...   Jul 19 2018, 18:44
|- - Volkov   Цитата(RobFPGA @ Jul 19 2018, 21:44) Прив...   Jul 19 2018, 19:08
- - RoadRunner   Цитата(Volkov @ Jul 19 2018, 21:30) Может...   Jul 20 2018, 07:26
|- - Leka   Цитата(RoadRunner @ Jul 20 2018, 10:26) т...   Jul 20 2018, 13:41
|- - RoadRunner   Цитата(Leka @ Jul 20 2018, 16:28) На Blac...   Jul 20 2018, 13:54
||- - Leka   Цитата(RoadRunner @ Jul 20 2018, 16:54) А...   Jul 20 2018, 14:21
|||- - RobFPGA   Приветствую! Цитата(Leka @ Jul 20 2018, ...   Jul 20 2018, 14:39
|||- - blackfin   Цитата(RobFPGA @ Jul 20 2018, 17:39) Вот ...   Jul 20 2018, 15:01
|||- - RobFPGA   Приветствую! Цитата(blackfin @ Jul 20 201...   Jul 20 2018, 15:22
|||- - blackfin   Цитата(RobFPGA @ Jul 20 2018, 18:22) И ту...   Jul 20 2018, 15:42
|||- - prostoRoman   Цитата(blackfin @ Jul 20 2018, 18:42) Мож...   Jul 21 2018, 11:47
||- - blackfin   Цитата(RoadRunner @ Jul 20 2018, 16:54) М...   Jul 20 2018, 14:32
||- - RoadRunner   Цитата(blackfin @ Jul 20 2018, 17:32) Неу...   Jul 20 2018, 17:21
||- - blackfin   Цитата(RoadRunner @ Jul 20 2018, 20:21) У...   Jul 20 2018, 18:14
|- - blackfin   Цитата(Leka @ Jul 20 2018, 16:41) Но как ...   Jul 20 2018, 14:22
|- - Leka   Цитата(blackfin @ Jul 20 2018, 17:22) Для...   Jul 20 2018, 14:32
||- - blackfin   Цитата(RoadRunner @ Jul 20 2018, 12:00) Т...   Jul 20 2018, 09:14
|||- - RoadRunner   Цитата(blackfin @ Jul 20 2018, 12:14) Так...   Jul 20 2018, 09:39
|||- - blackfin   Цитата(RoadRunner @ Jul 20 2018, 12:39) Я...   Jul 20 2018, 09:41
|||- - RoadRunner   Цитата(blackfin @ Jul 20 2018, 12:41) За ...   Jul 20 2018, 10:10
||||- - blackfin   Цитата(RoadRunner @ Jul 20 2018, 13:10) Т...   Jul 20 2018, 10:19
|||- - AVR   Цитата(blackfin @ Jul 20 2018, 12:41) За ...   Jul 23 2018, 14:06
|||- - a123-flex   Цитата(AVR @ Jul 23 2018, 18:06) А зачем?...   Jul 23 2018, 14:12
|||- - AVR   Цитата(a123-flex @ Jul 23 2018, 17:1...   Jul 23 2018, 14:31
|- - a123-flex   Цитата(blackfin @ Jul 20 2018, 11:41) Вы ...   Jul 22 2018, 18:11
|- - blackfin   Цитата(a123-flex @ Jul 22 2018, 21:1...   Jul 23 2018, 06:46
|- - a123-flex   Цитата(blackfin @ Jul 23 2018, 10:46) Да,...   Jul 23 2018, 14:02
- - RoadRunner   Вопрос еще вот какой возник. Какая задержка переда...   Jul 23 2018, 08:11
|- - RobFPGA   Приветствую! Цитата(RoadRunner @ Jul 23 2...   Jul 23 2018, 09:04
- - RobFPGA   Приветствую! Цитата(a123-flex @ Jul ...   Jul 23 2018, 14:15
- - a123-flex   Цитата(RobFPGA @ Jul 23 2018, 18:15) Root...   Jul 23 2018, 14:19


Reply to this topicStart new topic
2 чел. читают эту тему (гостей: 2, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 19th July 2025 - 09:17
Рейтинг@Mail.ru


Страница сгенерированна за 0.015 секунд с 7
ELECTRONIX ©2004-2016