реклама на сайте
подробности

 
 
> Постоянный Setup time violation на одной линии шины, Макс-Плюс, графич. ввод.
MaxVetrov
сообщение Nov 27 2006, 14:45
Сообщение #1


Участник
*

Группа: Новичок
Сообщений: 20
Регистрация: 10-10-06
Из: spb
Пользователь №: 21 171



Здравствуйте!
Подскажите начинающему, пожалуйста...

ЧТО ИММЕТСЯ
EPF 10K30 AQC-208-2, занято 78% LC, Макс+Плюс, графический ввод.
Восемь IO-ног используются для ввода 8-битной шины. Ноги взяты не-подряд (для облегчения разводки платы).
В графическом редакторе четко прорисована ШИНА. Линии шины приходят на макрофункцию 74273 (Octal D-Type Flipflop with Asynchronous Clear) в целях синхронизации потока входных данных.
60 МГц.

ПРОБЛЕМА
Симулятор каждую активность на шине сопровождает предупреждениями:
Setup time violation at <время>us on register <линия регистра 6.Q>.
Все время - одна и таже линия. На Floorplan'е видно, что этот бит регистра - вообще попал в противоположную часть камня.
Получается, что Макс-Плюс мою шину не воспринимает шиной....
Что делать?
Забить? (на временных диаграммах все в порядке несмотря на ворнинги)
Или можно как-то явно указать Макс-Плюсу о том, что-бы он держал эти линии вместе при синтезе/размещении?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
sazh
сообщение Nov 27 2006, 16:41
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 2 435
Регистрация: 6-10-04
Из: Петербург
Пользователь №: 804



Клика на регистр вроде бы должна пройти. Прочем давно это было. Может 60 мГц многовато для ACEX с градацией 2, забитый под завязку. Что говорит временной анализатор по этим несомненно критичным цепям. Попробуйте разместить входной регистр шины данных в портах ввода вывода.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 23rd July 2025 - 18:05
Рейтинг@Mail.ru


Страница сгенерированна за 0.01362 секунд с 7
ELECTRONIX ©2004-2016