реклама на сайте
подробности

 
 
> Скорость таймеров в АВР - вопрос
Abakt
сообщение Jan 16 2007, 16:29
Сообщение #1


Участник
*

Группа: Новичок
Сообщений: 73
Регистрация: 10-01-07
Пользователь №: 24 292



В [BANNED] вычитал, что таймеры в некоторых АВР могут считать до 64 Мгц - но я не могу понять откуда автор это взял ? По-моему в даташитах написано что таймеры считают максимум с частотой такта, а он вроде 24 МГц максимальный бывает для АВР ? Я не прав ?

Сообщение отредактировал IgorKossak - Jan 16 2007, 17:08
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
beer_warrior
сообщение Jan 16 2007, 18:28
Сообщение #2


Профессионал
*****

Группа: Свой
Сообщений: 1 065
Регистрация: 8-10-05
Из: Kiev, UA
Пользователь №: 9 380



От внешнего источника, почему бы и нет? Чем счетчики в AVR хуже рассыпухи? Хотя в изделии я бы таких ухищрений бы не допускал.


--------------------
Вони шукають те, чого нема,
Щоб довести, що його не існує.
Go to the top of the page
 
+Quote Post
prottoss
сообщение Jan 16 2007, 18:49
Сообщение #3


Гуру
******

Группа: Свой
Сообщений: 2 720
Регистрация: 24-03-05
Пользователь №: 3 659



Цитата(beer_warrior @ Jan 16 2007, 22:28) *
От внешнего источника, почему бы и нет? Чем счетчики в AVR хуже рассыпухи? Хотя в изделии я бы таких ухищрений бы не допускал.
Для внешней частоты счетчика:
Цитата
The synchronization and edge detector logic introduces a delay of 2.5 to 3.5 system

clock cycles from an edge has been applied to the T1/T0 pin to the counter is updated.

Enabling and disabling of the clock input must be done when T1/T0 has been stable for

at least one system clock cycle, otherwise it is a risk that a false Timer/Counter clock

pulse is generated.

Each half period of the external clock applied must be longer than one system clock

cycle to ensure correct sampling. The external clock must be guaranteed to have less

than half the system clock frequency (fExtClk < fclk_I/O/2) given a 50/50% duty cycle. Since

the edge detector uses sampling, the maximum frequency of an external clock it can

detect is half the sampling frequency (Nyquist sampling theorem). However, due to variation

of the system clock frequency and duty cycle caused by Oscillator source (crystal,

resonator, and capacitors) tolerances, it is recommended that maximum frequency of an

[left]external clock source is less than fclk_I/O/2.5.
То бишь не более... А жаль (((

[left]


--------------------
Go to the top of the page
 
+Quote Post

Сообщений в этой теме
- Abakt   Скорость таймеров в АВР - вопрос   Jan 16 2007, 16:29
- - prottoss   Цитата(Abakt @ Jan 16 2007, 20:29) В [BAN...   Jan 16 2007, 16:42
|- - prottoss   Цитата(prottoss @ Jan 16 2007, 20:42) Цит...   Jan 16 2007, 17:03
- - defunct   В отдельных МК, как например в tiny26, есть PLL дл...   Jan 16 2007, 16:53
|- - bgc   в AT90PWM3 согласно описанию частота таймеров для ...   Jan 16 2007, 17:00
- - Pyku_He_oTTyda   ЦитатаВ отдельных МК, как например в tiny26, есть ...   Jan 16 2007, 17:45
|- - defunct   Цитата(beer_warrior @ Jan 16 2007, 18:28)...   Jan 17 2007, 12:41
|- - SasaVitebsk   Цитата(defunct @ Jan 17 2007, 13:41) Тайм...   Jan 17 2007, 19:56
|- - defunct   Цитата(SasaVitebsk @ Jan 17 2007, 19:56) ...   Jan 17 2007, 20:21
|- - Mike1981   64МГц вполне нормально дает PLL, а если использует...   Jan 31 2007, 16:10
- - Abakt   Блин, оказывается все правильно в курсе написано -...   Jan 16 2007, 19:16
- - Dopler   Тоже вопрос по теме. Pll на 64 МГц работает при л...   Jan 16 2007, 19:35
- - Pyku_He_oTTyda   В даташите не видно ограничений   Jan 16 2007, 20:02
- - beer_warrior   ЦитатаThe synchronization and edge detector logic ...   Jan 17 2007, 02:13
- - prottoss   Цитата(beer_warrior @ Jan 17 2007, 06:13)...   Jan 17 2007, 10:21


Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 28th July 2025 - 19:02
Рейтинг@Mail.ru


Страница сгенерированна за 0.01391 секунд с 7
ELECTRONIX ©2004-2016